欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    八路抢答器设计与实现毕业设计.docx

    • 资源ID:13134811       资源大小:619.67KB        全文页数:22页
    • 资源格式: DOCX        下载积分:8金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要8金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    八路抢答器设计与实现毕业设计.docx

    1、八路抢答器设计与实现毕业设计 毕业设计论文成教题目: 基于八路抢答器的设计 院 (系): 机电工程学院 专 业: 机电一体化机械设计方向 姓 名: 杨帆 学 号: 2021701295 指导教师: 蒋祥龙 二 一一 年 二 月 二十日 毕业设计论文任务书学生姓名学号专 业院系毕业设计论文题目任务与要求完成时间段年 月 日 至 年 月 日 共 周指导教师单位职称院系审核意见毕业设计(论文)进度方案表日 期工 作 内 容执 行 情 况指导教师签 字教师对进度方案实施情况总评 签名 年 月 日 本表作评定学生平时成绩的依据之一毕业设计(论文)中期检查记录表学生填写毕业设计(论文)题目: 学生姓名:

    2、学号:专业: 指导教师姓名:职称: 检查教师填写毕业设计(论文)题目工作量饱满一般不够毕业设计(论文)题目难度大适中不够毕业设计(论文)题目涉及知识点丰富比拟丰富较少毕业设计(论文)题目价值很有价值一般价值不大学生是否按方案进度独立完成工作任务学生毕业设计(论文)工作进度填写情况指导次数学生工作态度认真一般较差其他检查内容:存在问题及采取措施:检查教师签字: 年 月 日院系意见(加盖公章): 年 月 日摘要. 6前言.7.71.系统框图.71.原理简述.72. 主要器件介绍.8优先编码器 74LS148.82.译码器及应用.9BCD显示译码驱动器.11RS触发器.12计数器.13555定时器.

    3、163. 电路设计.173.1抢答局部.173.2定时电路.183.3时钟产生和时序控制电路.193.4报警控制电路.204. 整机调试.21结束语.22参考文献.23八路抢答器的设计摘 要随着现代娱乐节目及其它环节的需要,也为了更加完善节目的紧张气氛和观众的互动,所以就出现了多路智力抢答器,本抢答器的根本功能:它可同时供8名选手或8个代表队参加比赛,他们的编号分别是I0I7,各用一个抢答按钮,按钮的编号分别与选手的编号相对应,分别是S0S7。关键词:74LS48 RS触发器 74LS192 555定时器前言随着现代科学技术的开展,抢答器械也由以前的各种传统式抢答器演变到现在的数字式抢答器。抢

    4、答器应用广泛,工厂、学校和电视台等单位常举办各种智力竞赛, 抢答器是必要设备。在各种竞赛中我们经常看到有抢答的环节,举办方多数采用让选手通过举答题板的方法判断选手的答题权,这在某种程度上会因为主持人的主观误断造成比赛的不公平性。从而达不到抢答的真正效果,为了解决此类问题,现代科学技术把抢答器推上一个新的平台,从而辞别了传统抢答模式。数字抢答器是利用一些数字集成电路组成,其中包括抢答电路、定时电路、时钟产生和时序控制电路、报警电路等组成。数字抢答器能够弥补以前的诸多缺乏之处,以提高信号接收的快速性、精确性。应用到日常生活中能够给人们带来更大的方便,以提高效率。1.1 系统框图图1 系统框图1.2

    5、 原理简述定时抢答器的总体框图如图1所示,它由主体电路和扩展电路两局部组成。主体电路完成根本的抢答功能,即开始抢答后,中选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。扩展电路完成定时抢答的功能。 定时抢答器的工作过程是:接通电源时,节目主持人将开关置于“去除位置,抢答器处于禁止工作状态,编号显示器灭灯,定时器倒计时。当定时时间到,却没有选手抢答时,系统报警,并封锁输入电路,禁止选手超时后抢答。中选手在定时时间内按动抢答键时,抢答器要完成以下四项工作: 优先缎电路立即分辨出抢答者的编号,并由锁存器进行锁存,然后由译码显示电路显示编号;扬声器发出短暂声响,提醒节目主持人

    6、注意;控制电路要对输入编码电路进行封锁,防止其他选手再次进行抢答;控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止。中选手将问题答复完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便进行下一轮抢答。 2. 主要器件介绍2.1 优先编码器 74LS148 编码器在同一时刻内只允许对一个信号进行编码,否那么输出的代码会发生混乱。优先编码器既在同一时间内,当有多个输入信号请求编码时,只对优先级别高的信号进行编码的逻辑电路,称为优先编码器。常用的集成优先编码器有74LS1488线3线和74LS14710线4线两种制式。优先编码器是较常用的编码器,下面以74

    7、LS148为例,介绍它的逻辑功能。此芯片为8线3线优先编码器。图2a是其功能简图,图2b是管脚引线图。 图274LS148的输入端和输出端低电平有效。图2a是其功能简图,图中电源和地未画, I0I7是输入信号,Y2Y0为三位二进制编码输出信号,IS1时,编码器禁止编码,当IS0时,允许编码。YS是技能输出端,只有在IS0,而I0I7均无编码输入信号时为0。YEX为优先编码输出端,在IS0而的其中之一有信号时,YEX0。I0I7各输入端的优先顺序为:I7级别最高,I0级别最低。如果I70有信号,那么其它输入端即使有输入信号,均不起作用,此时输出只按I7编码,Y2Y1Y0000。优先编码被广泛用于

    8、计算机控制系统中,当有多个外设申请中断时,优先编码器总是给优先级别高的设备先编码。2.2 译码器及应用译码与编码是相反的过程,是将二进制代码表示的特定含义翻译出来的过程。能实现译码功能的组合逻辑电路称为译码器。二进制译码器:将输入的二进制代码的各种状态按特定含义翻译成对应输出信号的电路。也称为变量译码器。假设输入端有n位,代码组合就有2n个,当然可译出2n个输出信号。显示译码器:由译码输出和显示器配合使用,最常用的是BCD七段译码器。其输出是驱动七段字形的七个信号,常见产品型号有74LS48、74LS47等。目前用于电子电路系统中的显示器件主要有发光二极管组成的各种显示器件和液晶显示器件,这二

    9、种显示器件都有笔划段和点阵型两大类。笔划段型的由一些特定的笔划段组成,以显示一些特定的字型和符号;点阵型的由许多成行成列的发光元素点组成,由不同行和列上的发光点组成一定的字型、符号和图形。 LED发光二极管由砷化镓、磷砷化镓等半导体材料制成。LED显示器件的供电电压仅几伏,可以和TTL集成电路匹配,单个发光二极管的电流从零点几毫安到几个毫安。它是一种主动发光器件,周围光线越暗,发光显得越明亮,有红、绿、黄、橙、蓝等几种颜色。 (a) 笔划段型显示器 (b) 点阵型显示器 笔划段型和点阵型显示器的示意图(c) 共阳极型显示器 (d) 共阴极型显示器图3 笔划段型LED显示器件字符显示器:分段式显

    10、示是将字符由分布在同一平面上的假设干段发光笔划组成。电子计算器,数字万用表等显示器都是显示分段式数字。而LED数码显示器是最常见的。通常有红、绿、黄等颜色。LED的死区电压较高,工作电压大约3V,驱动电流为几十毫安。图4是七段LED数码管的引线图和显示数字情况。74LS47译码驱动器输出是低电平有效,所以配接的数码管须采用共阳极接法;而74LS48译码驱动器输出是高电平有效,所以,配接的数码管须采用共阴极接法。数码管常用型号有BS201、BS202等。图5a是共阴式LED数码管的原理图,使用时,公阴极接地,7个阳极ag由相应的BCD七段译码器来驱动,如图5b所示。 a引线图 b七段字形组合情况

    11、图4七段LED数码管图5 共阴式LED数码管的原理图和驱动电路2.3 BCD显示译码驱动器表174LS48BCD七段译码驱动器真值表74LS48的输入端是A3A2A1A0四位二进制信号(8421BCD码),a、b、c、d、e、f、g是七段译码器的输出驱动信号,高电平有效。可直接驱动共阴极七段数码管,LT,IBR,IB/YBR是使能端,起辅助控制作用。a74LS48功能简图 b74LS48管脚引线 图6使能端的作用如下: (1) LT是试灯输入端,当LT=0,IB/YBR=1时,不管其它输入是什么状态,ag七段全亮;(2)灭灯输入IB,当IB =0,不管其它输入状态如何,ag均为0,显示管熄灭;

    12、(3)动态灭零输入IBR,当LT=1,IBR =0时,如果A3A2A1A0=0000时,ag均为各段熄灭; (4) 动态灭零输出YBR,它与灭灯输入IB共用一个引出端。当IB=0或IBR =0且LT=1,A3A2A1A0=0000时,输出才为0。YBR与IBR配合,可用于熄灭多位数字前后所不需要显示的零。2.4 RS触发器当输入端接入S=R=1的电平时,如果根本SR触发器现态Q=1、Q=0,那么触发器次态Q=1、Q=0;假设根本SR触发器的现态Q=0、Q=1,那么触发器次态Q=0、Q=1。即S=R=1时,触发器保持原状态不变。当S=1,R=0时,如果根本SR触发器现态为Q=1、Q=0,因R=0

    13、,会使Q=1,而Q=1与S=1共同作用使Q端翻转为0;如果根本SR触发器现态为Q=0、Q=1,同理会使Q=0,Q=1。只要输入信号S=1,R=0,无论根本SR触发器的输出现态如何,均会使输出次态置为0态。当S=0、R=1时,如果触发器现态为Q=0、Q=1,因S=0,会使G1的输出端次态翻转为1,而Q=1和R=1共同使G2的输出端Q=0;同理当Q=1、Q=0,也会使触发器的次态输出为Q=1、Q=0;只要S=0、R=1,无论触发器现态如何,均会将触发器置1。当S=R=0时,无论触发器的原状态如何,均会使Q=1,Q=1。当脉冲去掉后,S和R同时恢复高电平后,触发器的新状态要看G1 和G2两个门翻转速

    14、度快慢,所以称S=R=0是不定状态,在实际电路中要防止此状态出现。根本SR触发器的逻辑图、逻辑符号和波形图如图1-5所示。根本SR触发器的输出端Q随输入电平S和R变化,表2是根本SR触发器功能真值表,用它来描述SR触发器的逻辑功能。由表2化简得到逻辑功能表达式也称为特性方程如式1.1所示,SR=0,称之为约束条件。图7是74LS279管脚引线图。表2 根本SR触发器功能真值 S RQ 功能0 0X 不定0 11 置11 00 置01 1Q 保持综上所述根本SR触发器具有置0、置1、保持功能且不允许与同时为0,集成产品74LS279就是这种四SR触发器。对应的特性方程为:Qn+1=S+RQnSR

    15、=0 1.1其中Qn表示现态,即原态。Qn+1表示次态,即新状态。图7 74LS279管脚引线图2.5 计数器十进制计数器品种很多,有十进制加法计数器、十进制减法计数器和十进可逆计数器。74LS192是属8421BCD码,它的功能真值表如表3所示。从表3可见:CR是异步清零端,且高电平有效。LD是并行置数端,低电平有效,且在CR=0有效。CPU和CPD是两个时钟脉冲,当CPD=1,时钟脉冲由CPU端接入。并且CR=0,LD=1时,74LS192处于加法计数状态;当CPU脉冲从CPD端输入,且CR=0,LD=1时,74LS192处于减法计数状态;CPD=CPU=1时,计数器处于保持状态。CO是进

    16、位端,BO是借位端。表3 74LS192功能真值表CR LD CP2 CPD D3 D2 D1 D0 Q3x+1 Q2x+1 Q1x+11 0 0 00 1 d3 d2 d1 d0d3 d2 d10 1 1 加法计数0 1 1 减法计数0 1 1 1 保持计数器选用汇总规模集成电路74LS192进行设计较为简便,74LS192是十进制可编程同步加锁计数器,它采用8421码二-十进制编码,并具有直接清零、置数、加锁计数功能。图8是74LS192外引脚及时序波形图。图中CPU、CPD分别是加计数、减计数的时钟脉冲输入端上升沿有效。LD是异步并行置数控制端低电平有效,CO、BO分别是进位、借位输出端

    17、低电平有效,CR是异步清零端,D3-D0是并行数据输入殿,Q3-Q0是输出端。74192的工作原理是:当LD=1,CR=0时,假设时钟脉冲加到CPU端,且CPD =1 图8 74LS192外引脚及时序波形图那么计数器在预置数的根底上完成加计数功能,当加计数到9时,CO端发出进位下跳变脉冲;假设时钟脉冲加到CPD端,且CPU =1,那么计数器在预置数的根底上完成减计数功能,当减计数到0时,BO 端发出借位下跳变脉冲。74LS192是同步十进制可逆计数器,其逻辑符号和引脚排列如图9a、(b)所示。图974LS192具有下述功能:异步清零:CR=1,Q3Q2Q1Q0=0000异步置数:CR=0,LD

    18、=0,Q3Q2Q1Q0=D3D2D1D0保持: CR=0,LD=1,CPU=CPD=1,Q3Q2Q1Q0保持原态加计数:CR=0, LD=1,CPU=CP,CPD=1,Q3Q2Q1Q0按加法规律计数减计数:CR=0, LD=1,CPU=1,CPD= CP,Q3Q2Q1Q0按减法规律计数利用集成计数器芯片可方便地构成任意N进制计数器。2.6 555定时器555定时器又称时基电路是一个模拟与数字混合型的集成电路。按其工艺分双极型和CMOS型两类,其应用非常广泛。图10是555定时器内部组成框图。它主要由两个高精度电压比拟器A1、A2,一个RS触发器,一个放电三极管和三个5K电阻的分压器而构成。图1

    19、0 555定时器组成框图它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 16V,CMOS型时基电路VCC的范围为318V。一般用5V。3脚:输出端Vo2脚:TL低触发端6脚:TH高触发端4脚:RD是直接清零端。当RD端接低电平,那么时基电路不工作,此时不管TL、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。F电容接地,以防引入干扰。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。在1脚接地,5脚未外接电压,两个比拟器A1、A2基准电压分别为2/3Vcc,1/3Vcc的情况下,555时基电

    20、路的功能表如表4示。表4 555定时器的功能表清零端高触发端TH低触发端Qn+1放电管T功能00导通直接清零10导通置011截止置11Qn不变保持3. 电路设计3.1 抢答局部 一是将抢答选手的编号识别出并锁存显示到数码管上,二是使其他选手按键无效;三是有人抢答时输出时序控制信号,使计数电路停止工作并报警。图11 抢答局部电路S : 输入,与主持人总控相接,此处控制数码管的清零;/ST : 输入, 74148 的使能控制端由 7400 输入; /YEX : 输出,报警时序控制与 74121 相连; CTR : 输出,报警时序控制与 7400 相连;该局部主要由 74148 优先编码器、锁存器

    21、74279 、译码器 7448 组成和按键、 7 段数码管组成。如下图,抢答输入端为 74148 的 /I7 到 /I0 脚,当有选手按键时, 74148 的相应的引脚为低电平,电路完成以下动作: 1、 74148 将编码输入到锁存其中,并通过锁存器由 7448 译码后显示到数码管上; 2、 74148 译码输出端 /YEX 0 ,通过控制时序电路使 74148 的使能端 /ST 为 1 , 74148 停在译码工作,使以后其他选手的按键无效; 3、时序信号 /YEX=0 , CTR=1 ,通过控制时序电路使计时电路停止工作,报警电路报警。 3.2 定时电路主要实现抢答倒计时,同时通过输出接口

    22、与时序控制电路相接,实现时序控制,当无人抢答且时间到时,报警。图12 定时电路CLCK : 输入,计数脉冲,时序控制电路产生, 由 7411 输出; S : 输入,主持人总控,此处控制计数器 74192 的预置数; BO2 : 输出,倒计时时间到时输出低电平 0 ,与时序电路 74121 相接,控制报警; 该局部主要由 555 脉冲产生电路、 74192 减法计数电路、 7448 译码电路和 2 个 7 段数码管即相关电路组成。两块 74192 实现减法计数,通过译码电路 7448 显示到数码管上,其时钟信号由时钟产生电路提供。 74192 的预置数控制端实现预置数,当主持人按下控制按键 S

    23、时,实现预置。按键弹起后,计数器开始减法计数工作,并将时间显示在 LED 上,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时时间到时, BO2 输出低电平到时序控制电路,控制报警电路报警,同时以后选手抢答无效。 3.3 时钟产生和时序控制电路为计数电路提供计数脉冲,同时完成主持人控制以及以上各局部的逻辑控制协调,使电路正常工作。 图13 时序控制电路BO2 : 输入,由计数电路产生; CTR : 输入,由抢答电路产生; /ST : 输出,控制抢答电路; CLCK : 输出,提供应计数电路; 该局部主要由定时器 555 、单稳态触发器 74121 、与非门 7400 、三

    24、段输入与门 7411 和相关电路组成。由 555 产生计数脉冲,通过 7400 和 7411 结合控制信号 BO2 、 CTR 控制输入到计数电路的脉冲有无。脉冲周期 t=(R1+R2)Cln2,选择电容为 10uF ,电阻(R1+R2)的值为 144.44 时 t 为一秒,本设计中选取 R120K ,R262K ,t0.998S 。输出到计数电路的脉冲为 CLCK=CTRBO2CP,抢答开始时, BO2=/ST=1,故CLCK=CP ,计数器正常工作,ST=BO2CTR,当计数时间到时 BO2=0 或者有人抢答时 CTR=1 , /ST=1 , 74148 使能端为高电平,禁止编码,即此后的

    25、抢答无效。3.4 报警控制电路 完成抢答开始、枪答选种的报警提示和控制时间结束的报警提示。图14 报警控制电路/YEX : 输入,由抢答电路提供 BO2 : 输入,由计数电路提供 S : 输入,来自主持人按键 PR : 来自 74121 的 /Q ,与 555 的 RST 脚相接,控制 555 的振荡振荡与否。主要由 555 时钟电路用于控制报警声音频率、蜂鸣器即相关的延时电路和控制电路组成。单稳态触发器 74121 通过信号 /YEX 、 BO2 、 S 控制报警与否和报警时间, 555 时钟电路产生脉冲时钟。当 74121 输出单稳态触发器的输出延时:tw=REXTln2。取 CRXT 1

    26、0uF, REXT=620K, 有tw=REXTln2 4.3 秒。上电时, 74121 的状态为 , PR=1 , 555 振荡,蜂鸣器按时钟频率鸣叫,表示电路正常工作;当主持人按下键时,不能报警提醒选手,由于 121 不能实现次功能,这是本设计的缺陷;在规定的时间有人抢答时, /YEX 由 1 跳变到 0 74121 有状态 2 ,即 /Q 输出暂态低电平,蜂鸣器连续发声报警,持续时间为tw =4.3 秒;如果在规定时间内无人抢答, BO2 由 1 跳变到 0 , 74121 有状态 2 , /Q 输出暂态低电平,蜂鸣器连续发声报警持续时间为tw。4. 整机调试根据需求选择电路的设计单元进

    27、行组合,按照装配图或原理图进行器件装配,装配好之后进行电路的调试。 翻开电源之前,先按照系统原理图检查制作好的电路板的通断情况,并取下 PCB 上的集成块,然后接通电源,用万用表检查板上的各点的电源电压值,完好之后再关掉电源,插上集成块。 调试好后正常的工作状态为:开始时,主持人将控制开关接地,抢答电路局部锁存器 74LS279 的状态输出全为 0 , 74LS48 的灭灯输入与锁存器 74LS279 的 Q1 相接,故抢答电路无显示去除;与此同时,在计时电路局部,减法计数器 74LS192 的预置数端为 0 ,将事先的预置数送入减法计数器中。当主持人按键弹起时 ,计数器开始计数工作,抢答开始。 在没有人按键且抢答时间没到时,优先编码器 /YEX 输出为 1 ,计数器 BO2 输出为 1 ,ST=BO2CTR 0,C


    注意事项

    本文(八路抢答器设计与实现毕业设计.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开