欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    TMS320C28x系列DSP芯片结构及引脚功能文档格式.docx

    • 资源ID:408522       资源大小:62.59KB        全文页数:47页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    TMS320C28x系列DSP芯片结构及引脚功能文档格式.docx

    1、? “S”是温度选择(-40C+125 C)的特征化数据,仅对 TMS是适用的。产品预览(PP):在开发阶段的形成和设计中与产品有关的信息,特征数据和其他规格是设计的 目标。TI保留了正确的东西,更换或者终止了一些没有注意到的产品。高级信息(AI ):在开发阶段的取样和试制中与新产品有关的信息,特征数据和其他规格用以改 变那些没有注意到的东西。产品数据(PD):是当前公布的数据信息,产品遵守 TI的每项标准保修规格,但产品加工不包括对所有参数的测试。 TMP :最终的硅电路小片,它与器件的电气特性相一致, 但是没有进行全部的品质和可靠性检测。C28x系列芯片的主要性能如下。1.高性能静态 CM

    2、OS ( Static CMOS )技术150MHz (时钟周期6.67ns)(最大)低功耗(核心电压 1.8V,I/O 口电压3.3V)Flash编程电压3.3V2.JTAG 边界扫描(Boundary Scan)支持3.高性能的32位中央处理器(TMS320C28x )16位X16位和32位X32位乘且累加操作16位X16位的两个乘且累加哈佛总线结构(Harvard Bus Architecture )强大的操作能力迅速的中断响应和处理统一的寄存器编程模式可达4兆字的线性程序地址可达4兆字的数据地址代码高效(用C/C+或汇编语言)与TMS320F24x/LF240x处理器的源代码兼容4.片

    3、存储器8KX16位的Flash存储器1KX16位的OTP型只读存储器L0和L1 :两块4KX16位的单口随机存储器(SARAM )H0 :一块8KX16位的单口随机存储器M0和M1 :两块1KX16位的单口随机存储器5.根只读存储器(Boot ROM ) 4KX16位带有软件的Boot模式标准的数学表6.外部存储器接口(仅 F2812有)有多达1MB的存储器可编程等待状态数可编程读/写选通计数器(Strobe Timing )三个独立的片选端7.时钟与系统控制支持动态的改变锁相环的频率片振荡器看门狗定时器模块& 三个外部中断9.外部中断扩展(PIE)模块可支持96个外部中断,当前仅使用了 45

    4、个外部中断10.128 位的密钥(Security Key/Lock )保护 Flash/OTP 和 L0/L1 SARAM防止ROM中的程序被盗11.3个32位的CPU定时器12 马达控制外围设备两个事件管理器(EVA、EVB )与C240兼容的器件13.串口外围设备串行外围接口( SPI)两个串行通信接口( SCIs),标准的UART改进的局域网络(eCAN )多通道缓冲串行接口( McBSP)和串行外围接口模式14.12位的ADC,16通道2 X8通道的输入多路选择器两个采样保持器单个的转换时间:200ns单路转换时间:60 ns15 .最多有56个独立的可编程、多用途通用输入 /输出(

    5、GPIO)弓|脚16.高级的仿真特性分析和设置断点的功能实时的硬件调试17.开发工具ANSI C/C+编译器/汇编程序琏接器支持TMS320C24x/240x的指令代码编辑集成环境DSP/BIOSJTAG扫描控制器(TI或第三方的) 硬件评估板18.低功耗模式和节能模式支持空闲模式、等待模式、挂起模式停止单个外围的时钟19.封装方式带外部存储器接口的 179球形触点BGA封装带外部存储器接口的 176引脚低剖面四芯线扁平 LQFP封装 没有外部存储器接口的 128引脚贴片正方扁平 PBK封装20.温度选择A : -40C +85 C -40C +125 CC28x系列芯片的功能框图如图 1-1

    6、所示。XIPIE粧中斷FPii進吋斛0PU”定时轟1CPU*磁时器】%丁2l I U1KTI2;L(MN 门悝 JM 1 f 地址(I旳、XINTI3KNMJG P I (t.rioiW) 孙部中勵 控制陽 (XINT1/l/n.XNMl9C1A/SCIBFIFOSPIMcBSPUK)cCAFVATVF4厲通蔚 12( AfX OXRSXI At L Kl X2xr xpt n(s和卩LL 外部时钟-I-低功换块看门狗) * RS CLKIMOJ毗器启戈M4SAK AX1 IKX |6Ml 聃RAMIK x Ift代码保护的模块图1-1 C28x功能框图+器件上提供96个中断,45个可用;+

    7、XINTF在F2810上不可用1.2引脚分布及引脚功能TMS320F2812芯片的封装方式为 179引脚GHH球形网格阵列 BGA( Ball Grid Array) 封装和176引脚PGF低剖面四芯线扁平 LQFP( Low-profile Quad )封装,其引脚分布分别如图1-2 (BGA封装底视图)和图 1-3 (LQFP封装顶视图)所示。TMS320F2810芯片的封 装方式为128引脚PBK LQFP封装,其引脚分布情况如图 1-4 (顶视图)所示。1-2详细描述了芯片F2810和F2812的引脚功能及信号情况。所有输入引脚的电平均与TTL兼容;所有引脚的输出均为 3.3V CMO

    8、S电平;输入不能承受 5V电压;上拉电流/下拉电流均为100卩所有引脚的输出缓冲器驱动能力(有输出功能的)典型值是4mA5 wiKhii” rAuirvi m inlK v”I Al弩ijFPIJMWXR机港)E$T1Mir.FVTJlSCxpa. 史週Z亀1已7Fri6 hy制纽PU Ml 1XKDPl5TFICPQwl inLWk町苛甲 1 _BlMFi vw咏曲、HI MUxowcVa 1jM)IWrTii亦切r聲TrxfsV H.n-JKDi IWT.I亦T人r沁釈h 1“即何I XJJIII 1puw11MR0NLH IJgminj(9FN7*Kon*HI KI*JB敕L小切* DA

    9、KW!(”11 jCjT.imnTic Mrw;rJpwMJjaw:XME IXRJkRlljMlFXA XlJ|J|(itAr 皿吋fAP冷Wnv.i幼h)jJ XAR()rtirtip-XXIF 帯 1. 打肛KTQjXCl.KtjilAviir%加si髦朋m-.iM 心工备昭MW .j*s.ITwCEXNAfll -XIMlJ* UllOfiTRi?、_l心 12X fc細SXIVT1JMJC5OI, 1r*MFi Miot MlM収丽 ADCrKBOMx ih-istnxnAE ML I(J咖1怜串:4 CM 1 o心心叭肿QyJUIT10(11時(KFK W咻TW W.JKmi*)I

    10、 -Hv M 1MJKLi m心11TtLKHitsrA亦吋(Y kiVi:tckxlsXi_式1 TD(jiwr10图1-2 179引脚BGA封装底视图M4 fflwp 8aliTdk虽zMk*_刁4|器= j rr i - nuH -&M rr i!帝圭圭Es圭E圭z=丰圭圭亠图1-3 176引脚LQFP封装顶视图t 订g *斗i; 丿 I httup rwwirI 、H 4P2t FUrw PCFTTP, X: TUIJCIN=F乍I *tB7W 1 气* 】旳:話 All lAi l= ADLjhJUt*- ITtmtr j TilffHU* “JiHiLbEd -. .IUHlkll

    11、Ari=TI 1 Mh J*I|MKfflV= !JtJlhr/hh33XLrm 专. -3-f$ dj-runKI*-W3 EU9 ms匕却 ESUJOy :ruJr-m -#* A图1-4 128引脚PBK封装顶视图表1-2引脚功能和信号情况?引脚号名字179针GHH176针PGF128针I/O/ZPU/PDS说明XINTF信号(只限于F2812 )XA18D71580/ZXA17B7156XA16A8152O/ZXA15B9148XA14A10144XA13E10141XA12C11138XA11A14132XA10C12130XA9D14125XA8E12XA7F12121XA6G14

    12、11119位地址总线XA5H13108XA4J12103XA3M1185XA2N1080XA1M243XA0G518XD15A9147PUXD14B11139XD13J1097XD12L1496XD11N974XD10L973XD9M868XD8P76516位数据总线L554XD7XD6L339XD5J536XD4K3XD3J330XD2H527XD1H324XD0G321 PU/PDS说 明176 针 PGFPBK 封装XINTF 信号(仅 F2812)可选择微处理器/ 微计算机模式。可以在两 者之间切换。为高电平时外部接口上的区 域7有效,为低电平时区域 7无效,可使XMP/ MCF117

    13、I用片的Boot ROM功能。复位时该信号被 锁存在XINTCNF2寄存器中,通过软件可 以修改这种模式的状态。此信号是异步输入,并与XTIMCLK同步外部DMA保持请求信号。XHOLD为低E7159电平时请求XINTF释放外部总线,并把所有的总线与选通端置为高阻态。当对总线XHOLD的操作完成且没有即将对 XINTF进行访问时,XINTF释放总线。此信号是异步输 入并与XTIMCLK 同步K1082外部DMA保持确认信号。当 XINTF响应XHOLD的请求时XHOLDA 呈低电平,所XHOLDA有的XINTF总线和选通端呈高阻态。XHOLD和XHOLDA信号同时发出。当XHOLDA有效(低)

    14、时外部器件只能使用 外部总线XZCSOANQD1P144XINTF区域0和区域1的片选,当访问XINTF区域0或1时有效(低)XZCS2P1388XINTF区域2的片选。当访问XINTF区域2时有效(低)XZCS6ANQD7B13133XINTF区域6和7的片选。当访问区域 6 或7时有效(低)XWEN1184写有效。有效时为低电平。写选通信号是 每个区域操作的基础, 由XTIMINGx寄存器的前一周期、当前周期和后一周期的值 确定XRDM342读有效。低电平读选通。读选通信号是每 个区域操作的基础,由XTIMINGx 寄存器 的前一周期、当前周期和后一周期的值确 定。注意:XRD和XWE是互

    15、斥信号XR/ WN451通常为高电平,当为低电平时表示处于写 周期,当为高电平时表示处于读周期XREADYB6161数据准备输入,被置1表示外设已为访问做好准备。XREADY可被设置为同步或异步输入。在同步模 式中,XINTF接口块在当前周期结束之前的一个XTIMCLK 时钟周期要求 XREADY有效。在异步 模式中,在当前的周期结束前 XINTF接口块以XTIMCLK的周期作为周期对XREADY采样3次。 以 XTIMCLK 频率对 XREADY 的采样与XCLKOUT的模式无关JTAG和其他信号振荡器输入/部振荡器输入,该引脚也可以用来提供X1/XCLKINK97758外部时钟。28x能够

    16、使用一个外部时钟源,条件是 要在该引脚上提供适当的驱动电平,为了适应1.8V 核数字电源(Vdd),而不是3.3V的I/O电源(Vddio)。 可以使用一个嵌位二极管去嵌位时钟信号,以保证 它的逻辑高电平不超过 Vdd (1.8V或1.9V)或者去使用一个1.8V的振荡器X2M97657振荡器输出源于SYSCLKOUT的单个时钟输出,用来产生片和XCLKOUF1111987片外等待状态,作为通用时钟源。 XCLKOUT 与TSYSCLKOUT的频率或者相等,或是它的 1/2,或是 1/4。复位时 XCLKOUT = SYSCLKOUT/4TESTSELA13134PD测试引脚,为TI保留,必须

    17、接地XrsD6160113I/O器件复位(输入)及看门狗复位(输岀)。器件复位,XRS使器件终止运行,PC指向地址0x3F FFC0(注:0xXX XXXX 中的0x指出后面的数是十六进 制数。例如 0x3F FFC0=3FFFC0h )当XRS为高电 平时,程序从PC所指岀的位置开始运行。当看门 狗产生复位时,DSP将该引脚驱动为低电平,在看 门狗复位期间,低电平将持续512个XCLKIN周期。 该引脚的输岀缓冲器是一个带有部上拉(典型值100mA)的开漏缓冲器,推荐该引脚应该由一个开 漏设备去驱动TEST1M767测试引脚,为TI保留,必须悬空TEST2N76650续表PGF 封装TRST

    18、B1213598有部上拉的JTAG测试复位。当它为高电 平时扫描系统控制器件的操作。若信号悬 空或为低电平,器件以功能模式操作,测 试复位信号被忽略在TRST上不要用上拉电阻。它部有上拉部件。在强噪声的环境中需要使用附加上拉电阻,此电阻值根据调试器设计的驱动能力而定。一般取22kQ即能提供足 够的保护。因为有了这种应用特性,所以 使得调试器和应用目标板都有合适且有效 的操作TCKA1213699JTAG测试时钟,带有部上拉功能TMSD1312692JTAG测试模式选择端,有部上拉功能,在 TCK的上升沿TAP控制器计数一系列的控 制输入带上拉功能的JTAG测试数据输入端。在TDIC13131T

    19、CK的上升沿,TDI被锁存到选择寄存器、指令寄存器或数据寄存器中TDOD1212793JTAG扫描输出,测试数据输出。在 TCK的下降沿将选择寄存器的容从 TDO移出EMU0D11137100带上拉功能的仿真器 I/O 口引脚0,当TGST为高电平时,此引脚用作中断输入。该中断来自仿真系统,并通过 JTAG扫描定义为输入/输岀EMU1C9146105仿真器引脚1,当TGST为高电平时,此引 脚输出无效,用作中断输入。该中断来自 仿真系统的输入,通过 JTAG扫描定义为 输入/输出ADC模拟输入信号ADCINA7B5167ADCINA6D5168120ADCINA5E5169ADCINA4A4170122采样/保持A的8通道模拟输入。在器件未ADCINA3B4171123上电之前ADC引脚不会被驱动ADCINA2C4172124ADCINA1D4173ADCINA0A3


    注意事项

    本文(TMS320C28x系列DSP芯片结构及引脚功能文档格式.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开