欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    计算机组成原理复习题资料.docx

    • 资源ID:5480206       资源大小:83.25KB        全文页数:34页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    计算机组成原理复习题资料.docx

    1、计算机组成原理复习题资料复习题一、填空题1、CPU与外设之间的数据传送方式有程序控制方式、 和 三种方式 。 答案 中断方式;DMA方式2、 在中断服务程序中,进行中断处理之前,应先 ,才允许中断嵌套,只有中断优先级 -、 的中断源请求中断,才能被响应。 答案 开中断,更高 3、 一存储器芯片有13条地址引脚、8条数据引脚,请问该存储器芯片内有 个字节单元。 答案 8K4、 某种存储器芯片有12条地址引脚、4条数据引脚,若要利用此类芯为某系统扩展16K*8位存储器,请问需要 片这样的存储器芯片。 答案 85、 具有电可擦除的只读存储器是_。 答案 E2PROM6、假定某数x=1001010B,

    2、在计算机内部的表示为10110110,则该数所用的编码方法是_。 答案 补码7、在计算机系统中,多个系统部件之间信息传送的公共通路称为_。就其所传送的信息的性质而言,在公共通路上传送的信息包括_、_和_信息。 答案 总线;数据;地址;控制8、用二进制代码表示的计算机语言称为_,用助记符编写的语言称为_。 答案 机器语言;汇编语言9、三级存储器系统是指_、_、_这三级。 答案 高速缓存;内存;外存10、一般而言,CPU至少有_、_、_、_、_和累加器六个寄存器。 答案 程序计数器(PC);指令寄存器(IR);地址寄存器(MAR);数据缓冲寄存器(MDR);程序状态字寄存器(PSW)11、只读存储

    3、器ROM可分为_、_、_和_四种。 答案 ROM,PROM,EPROM,E2PROM12、单处理器系统中的总线可以分为三类:CPU内部连接各寄存器及运算部件之间的总线称为_;中、低速I/O设备之间相互连接的总线称为 _;同一台计算机系统内的高速功能部件之间相互连接的总线称为_。 答案 内部总线,I/O总线,系统总线13、设有7位信息码0110101,则低位增设偶校验位后的代码为_,而则低位增设奇校验位后的代码为_。 答案 01101010,0110101114、微机系统中,I/O端口的编址方式有 编址和 编址两种。 答案 单独,统一15、冯诺依曼型计算机的工作原理是_并按_顺序执行,这也是CP

    4、U_工作的关键。 答案 存储程序,地址、自动化16、假定T表示一级门延迟,一个异或门的延迟为3T,不考虑线延迟,则8位全先行进位加法器的关键路径延迟为_。 答案 6T17、生成多项式G(X)=X4+X1+X0对应的二进制编码为_,以此多项式进行CRC编码,其校验位的位数是_位。 答案 10011,418、影响并行加法器速度的关键因素是_。 答案 进位信号的传递问题19、两个BCD 码相加,当结果大于9时,修正的方法是将结果_,并产生进位输出。 答案 加上620、计算机中的存储器是用来存放_的,随机访问存储器的访问速度与_无关。 答案 程序和数据,存储位置21、主存储器的性能指标主要是_、_、存

    5、储周期和存储器带宽。 答案 存储容量,存储时间22、表示存储器容量时KB=_,MB=_;表示硬盘容量时KB=_,MB=_。 答案 210字节,220字节,103字节,106字节23、指令编码中,操作码用来指定_,n位操作码最多可以表示_条指令。 答案 操作的类型,2n24、寄存器间接寻址方式指令中,给出的是_所在的寄存器号。 答案 操作数地址25、指令系统是计算机硬件所能识别的,它是计算机_之间的接口。 答案 软件和硬件26、目前的CPU包括_、_、cache和总线。 答案 运算器、控制器27、在程序执行过程中,控制器控制计算机的运行总是处于_、分析指令和_的循环之中。 答案 取指令,执行指令

    6、28、顺序执行时PC的值_,遇到转移和调用指令时,后继指令的地址(即PC的内容)是从指令寄存器中的_取得的。 答案 自动加1,地址字段29、控制器在生成各种控制信号时,必须按照一定的_进行,以便对各种操作实施时间上的控制。 答案 时序30、微控制器的核心部件是存储微程序的_,它一般由_构成。 答案 CM,只读存储器31、任何指令周期的第一步必定是_周期。 答案 取指32、 在同一微周期中_的微命令,称之为互斥的微命令;在同一微周期中_的微命令,称之为相容的微命令;显然,_不能放在一起译码。 答案 不可能同时出现,可以同时出现,相容的微命令33、单处理器系统中的总线可以分为三类:CPU内部连接各

    7、寄存器及运算部件之间的总线称为_;中、低速I/O设备之间相互连接的总线称为_;同一台计算机系统内的高速功能部件之间相互连接的总线称为_。34、码值80H:若表示真值0,则为_;若表示128,则为_;若表示127,则为_;若表示真值0,则为_。 答案 移码,补码,反码,原码;35、在浮点加减运算中,主要的操作内容及步骤是_、_、_。 答案 对阶、尾数加减、结果规格化36、微指令分成_和 _两类,_微指令可以同时执行若干个微操作,所以执行指令的速度比_微指令快。 答案 水平,垂直,水平,垂直;37、同步方式下,总线操作有固定的时序,设备之间_应答信号,数据的传输在_的时钟信号控制下进行。 答案 没

    8、有,一个公共38、总线控制主要解决_问题。集中式仲裁有_、_、和_。 答案 总线的使用权,串行链接方式,计数器定时查询方式,独立请求方式39、设机器字长为8位,1的补码用定点整数表示时为_,用定点小数表示时为_。 答案 11111111,1.0000000;40、输入设备和输出设备统称为_,通常通过_与主机相连。 答案 外设,输入/输出接口41、广泛使用的_和_都是半导体_存储器。前者的速度比后者快,但_不如后者高,它们的共同缺点是断电后_保存信息。 答案 SRAM,DRAM,随机读写,集成度,不能二、单选题1、在原码不恢复余数除法中,( B )。 A、余数为正商0 B、余数为正商1 C、余数

    9、与除数同号商0 D、余数与除数异号商12、在补码不恢复余数除法中,( C )。 A、余数为正商0 B、余数为正商1 C、余数与除数同号商1 D、余数与除数异号商13、计算机中的所有信息都以二进制表示的原因是( D )。 A、信息处理方便 B、运算速度快 C、节约元器件 D、物理器件特性所致4、引入八进制和十六进制的目的是( D )。 A、节约元件 B、实现方便 C、可以表示更大范围的数 D、用于等价地表示二进制,便于阅读和书写5、减少指令中地址个数的办法是采用( D )。A、寄存器寻址 B、寄存器间接寻址 C、变址寻址 D、隐地址6、下列编码中,零的表示形式是唯一的编码是( C )。 A、反码

    10、 B、原码 C、补码 D、原码和补码7、在下列存储器中,按随机存取方式工作的存储器是( A )。A、主存 B、光盘 C、磁盘 D、磁带8、动态RAM利用( A )。 A、电容存储信息 B、触发器存储信息 C、门电路存储信息 D、寄存器存储信息9、在下列有关补码和移码关系的叙述中,错误的是( B )。 A、相同位数的补码和移码表示具有相同的表数范围 B、零的补码和移码表示相同 C、同一个数的补码和移码表示,其数值部分相同,而符号位相反 D、一般用移码表示浮点数的阶,而补码表示定点整数10、计算机内部的带符号数大多用补码表示,以下是一些关于补码特点的叙述: 零的表示是唯一的符号位可以和数值部分一起

    11、参加运算和其真值的对应关系简单、直观减法可用加法来实现以上叙述中,哪些选项是补码表示的特点?( D ) A、 B、 C、 D、11、在浮点加减运算中,对阶的原则是( B )。 A、大阶向小阶对齐 B、小阶向大阶对齐 C、被加数向加数对齐 D、加数向被加数对齐 12、键盘接口通常采用( D )。 A、直接程序传送接口 B、程序查询接口 C、DMA接口 D、中断接口13、CPU响应中断请求是在( C )。 A、一个时钟周期结束时 B、一个总线周期结束时 C、一条指令结束时 D、一段程序结束时14、设寄存器位数为8位,机器数采用补码形式(含一位符号位),则十进制数-26存放在寄存器中的内容为( C

    12、) A、26H B、9BH C、E6H D、5AH15、微程序存放在( B )。 A、主存中 B、CM中 C、堆栈中 D、磁盘中16、DMA传送通常在( B )。A、外设与CPU之间进行 B、外设与主存之间进行 C、外设与主机之间进行 D、外设与寄存器之间进行 17、CPU可以直接访问的存储器是( B )。A、光盘 B、主存 C、磁盘 D、磁带18、若浮点数尾数用补码表示,则下列数中为规格化尾数形式的是( D ) A、1.1100000B B、0.0111000BC、0.0101000B D、1.0001000B19、若浮点数尾数用原码表示,则下列数中为规格化尾数形式的是( A ) A、1.1

    13、100000B B、0.0111000C、0.0101000B D、1.0001000B20、用于表示浮点数阶码的编码通常是( D ) A、原码 B、补码 C、反码 D、移码21、下面有关机器字长的叙述中,错误的是( D ) A、机器字长是指CPU中定点运算数据通路的宽度 B、机器字长一般与CPU中寄存器的位数有关 C、机器字长决定了数的表示范围和表示精度 D、机器字长对计算机硬件的造价没有影响22、下面是关于计算机中存储容量单位的叙述,其中错误的是( C ) A、最小的计量单位为位(bit),表示一位“0”或“1”B、最基本的计量单位是字节(Byte),一个字节等于8bC、一台计算机的编址单

    14、位、指令字长和数据字长都一样,且是字节的整数倍D、主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息23、静态RAM利用( B )。 A 、电容存储信息 B、触发器存储信息 C、门电路存储信息 D、读电流存储信息24、主设备通常指( D )。 A、发送信息的设备 B、接收信息的设备 C、主要的设备 D、掌握总线权的设备25、假定下列字符编码中含有奇偶校验位,但没有发生数据错误,那么采用奇校验的字符编码是( C )。 A、01010011 B、01100110 C、10110000 D、00110101 26、假设某个需要校验的数据的长度为10位,采用CRC校验,若约定的生成多项式

    15、为X3+1,则对应的CRC码的位+数是( C )。A、3 B、4 C、13 D、14 27、假设要传送的数据信息为1110001B,若约定的生成多项式为G(X)=X3+1,则对应的CRC码为( A )。A、1110001110B B、1110001010B C、1110001001B D、1110001101B28、CPU响应DMA请求是在( B )。 A、一个时钟周期结束时 B、一个总线周期结束时 C、一条指令结束时 D、一段程序结束时29、串行接口是指( C )。A、接口与系统总线之间串行传送 B、接口的两侧串行传送 C、接口与外设之间串行传送 D、接口的内部串行传送 30、在大量数据传送

    16、中常用且有效的校验法是 ( D )。A、海明码校验 B、偶校验 C、奇校验 D、CRC校验 31、CPU中能进行算术和逻辑运算的最基本运算部件是( D )。 A、多路选择器 B、移位器 C、加法器 D、ALU 32、ALU的核心部件是( C ) A、多路选择器 B、移位器C、加法器 D、寄存器33、某一DRAM芯片其容量为16K1,除电源线、接地线和刷新线外,该芯片的最小引脚数目应为( B )。 A、16 B、12 C、18 D、11 34、由2K4的芯片组成容量为4KB的存储器需要( B )片这样的存储芯片。A、2 B、4 C、8 D、1635、在独立编址方式下,下面的说法( C )是正确的

    17、。 A、一个具体地址只能对应输入/输出设备 B、一个具体地址只能对应内存单元C、一个具体地址既可对应输入/输出设备,又可对应内存单元 D、只对应输入/输出设备或者只对应内存单元36、在统一编址方式下,下面的说法( D )是正确的。 A、一个具体地址只能对应输入/输出设备 B、一个具体地址只能对应内存单元C、一个具体地址既可对应输入/输出设备,又可对应内存单元 D、只对应输入/输出设备或者只对应内存单元37、操作数在CPU中的寻址方式是( A ) A. 寄存器寻址 B. 寄存器间接寻址 C. 变址寻址 D. 基址寻址38、计算机主存储器中存放信息的部件是( C ) A. 地址寄存器 B. 读写线

    18、路 C. 存储体 D. 地址译码线路39、下列叙述错误的是( C ) A. 总线能够被多个部件使用 B. 多个部件能够在不同的时间使用总线 C. 总线只是一组连线,不包含控制电路 D. 并行总线一次可以传送多位二进制信息40、目前制约计算机处理速度的主要因素是( D ) A. CPU的主频 B. 存储器的工作速度 C. I/O设备的工作速度 D. 总线的传输速度41、在表示存储器容量时,1K8表示( C ) A. 有1000个存储单元,每个单元为8bit B. 存储器中有8000个存储器单元 C. 有1k个存储器单元,每个单元可存一个字节 D. 访问时需要20位地址线42、8位补码整数X的表示

    19、范围是( B ) A. -127X127 B. -128 X127 C. -127X 128 D. 0 X 25543、尾数规格化是指( C ) A. 小数点后的第1位数必为1 B. 小数点后第1位数比为0 C. 尾数的表示范围为1/2|M|1 D. 尾数的表示范围为1/2|M|144、单地址指令是指( D ) A.指令只需要一个操作数 B. 指令所需要的操作数从该地址开始的多个单元 C. 指令中提供的地址只是用于存放结果 D. 指令隐含提供了所需的其他操作数45、假定指令地址码给出的是操作数本身,则该操作数采用的是( A )寻址方式 A、立即 B、直接 C、基址 D、相对46、下列说法错误的

    20、是( A ) A. I/O接口与主存储器相连 B. I/O接口与I/O设备相连 C. I/O接口与系统总线相连 D. I/O设备可以进行信息的转换47、SP的内容是( D )A. 堆栈的起始地址 B. 堆栈的底部 C. 堆栈的最大地址 D. 堆栈的顶部 48、下面有关半导体存储器组织的叙述中,错误的是( D )。A、存储器的核心部分是存储体,由若干存储单元构成B、存储单元由若干个存放0或1的存储元件构成C、一个存储单元有一个编号,就是存储单元的地址D、同一个存储器中,每个存储单元的宽度可以不同49、堆栈的存取原则是( B )A. 先进先出 B. 后进先出 C. 后进后出 D. 随机存取50、计

    21、算机中不能通过编程访问的是( A ) A. 暂存器 B. 变址寄存器 C. 主存储器 D. 通用寄存器51、PC寄存器的内容( C )A. 总是自动增量计数 B. 发生转移时自动增量计数 C. 顺序执行时自动增量计数 D. 总是自动减量计数52、下列情况不会发生溢出的是( A )A. 正数与负数相加 B. 负数与负数相加 C. 正数减负数 D. 负数减正数53、若SRAM芯片的容量为10244位,则地址和数据引脚的数目分别是( A )。A、10,4 B、5,4 C、10,8 D、5,854、用双符号位来表示运算结果时,下列说法不正确的是( B )A. 第1符号位表示结果的符号 B. 第2符号位

    22、表示结果的符号C. 两个符号位相同表示没有发生溢出 D. 两个符号位不相同表示发生了溢出55、下列几种存储器中,( A )是易失性存储器。A、cache B、EPROM C、Flash Memory D、CD-ROM56、下面有关半导体存储器的叙述中,错误的是( A )。A、半导体存储器都采用随机存取方式进行读写B、ROM芯片属于半导体随机存储器芯片C、SRAM是半导体静态随机访问存储器,可用作cacheD、DRAM是半导体动态随机访问存储器,可用作主存57、通常采用行、列地址引脚复用的半导体存储器芯片是( B )。 A、SRAM B、DRAM C、EPROM D、 Flash Memory5

    23、8、地址总线A15(高位)A0(低位),用4K4的存储芯片组成16KB存储器,则加至各存储芯片上的地址线是( C )。A、A15A0 B、A9A0C、A11A0 D、A15A459、在下述存储器中,允许随机访问的存储器是( D )。A、磁带 B、磁盘 C、磁鼓 D、半导体存储器60、在下列存储器中,存取时间的长短与信息所在的位置有关的是( C )。A、主存 B、高速缓存 C、磁带 D、固存61、磁表面存储器所记录的信息(A)。A、能长期保存B、不能长期保存C、读出后,原存信息即被破坏D、读出若干次后要重写62、CPU可直接编程访问的存储器是( A )。A、主存储器 B、虚拟存储器C、磁盘存储器

    24、 D、磁带存储器63、若CPU的地址线为16根,则能够直接访问的存储区最大容量为( C )。A、1M B、640K C、64K D、384K64、磁盘常采用( C )。A、随机存取方式 B、顺序序存取;、方式C、直接存取方式 D、只读不写方式65、表示主存容量,通常以( B )为单位。A、数据块数 B、字节数 C、扇区数 D、记录项数66、在浮点运算中,左规操作是将( B )。A、尾数增大,阶码增大 B、尾数增大,阶码减小C、尾数减小,阶码增大 D、尾数减小,阶码减小67、采用隐式I/O指令,是指用( B )实现I/O操作。A、I/O指令 B、传送指令 C、通道指令 D、硬件自动68、半导体存

    25、储器常采用( D )。A、直接存取方式 B、顺序存取方式C、半顺序存取方式 D、随机存取方式 69、下列数中最小的数是( )。B A (1010010)2 B (00101000)BCD C (512)8 D(235)1670、在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用( )来实现 C A 与非门 B 或非门 C 异或门 D 与或非门71、立即寻址是指( ) B A 指令中直接给出操作数地址 B 指令中直接给出操作数 C 指令中间接给出操作数 D 指令中间接给出操作数地址72、假定用若干16K1位的存储器芯片组成一个64K8位的存储器,芯片内各单元连续编

    26、址,则地址BFF0H所在的芯片的最小地址为( C )。A、4000H B、6000H C、8000H D、A000H73、输入输出指令的功能是( ) C A、在主存与CPU之间进行数据传送 B、在主存与I/O端口之间进行数据传送 C、在CPU与I/O端口之间进行数据传送 D、在I/O端口与I/O端口之间进行数据传送74、某一SRAM芯片,其容量为10248位,除电源端和接地端外,连同片选和读/写信号该芯片引脚的最小数目为( ) B A 23 B 20 C 17 D 1975、在主存和CPU之间增加Cache的目的是( )。 C A 扩大主存的容量 B 增加CPU中通用寄存器的数量 C 解决CP

    27、U和主存之间的速度匹配 D 代替CPU中寄存器工作76、计算机系统的输入输出接口是( )之间的交接界面。 B A CPU与存储器 B 主机与外围设备 C 存储器与外围设备D CPU与系统总线 77、总线控制机构为解决N个部件使用总线时优先次序的裁决,集中式独立请求,需另外增加控制线根数为( B )。A、3 B、2N+1 C、2+ D、N+278、假定指令地址码给出的是操作数的存储地址, 则该操作数采用的是( B )寻址方式。 A、立即 B、直接 C、基址 D、相对79、假定指令地址码给出的是操作数所在的寄存器的编号,则该操作数采用的是( C )寻址方式。 A、间接 B、直接 C、寄存器 D、寄存器间接80、寄存器间接寻址方式的操作数存放在( B )中。A、通用寄存器 B、存储单元 C、程序计数器 D、堆栈81计算机中表示地址时,采用( ) 。DA原码; B补码; C反码; D无符号数。82在CPU的寄存器中,_对用户是完全透明的。 B A程序计数器; B指令寄存器; C状态寄存器; D通用寄存器。83DMA接口_。BA


    注意事项

    本文(计算机组成原理复习题资料.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开