最新微型计算机技术.docx
- 文档编号:11265874
- 上传时间:2023-05-30
- 格式:DOCX
- 页数:35
- 大小:285.15KB
最新微型计算机技术.docx
《最新微型计算机技术.docx》由会员分享,可在线阅读,更多相关《最新微型计算机技术.docx(35页珍藏版)》请在冰点文库上搜索。
最新微型计算机技术
微型计算机技术
《微型计算机技术》综合练习题
一、选择题
在每小题的四个备选答案中选出一个正确答案,并将其号码填在题干的括号内。
1.8086微机系统的地址总线是( )
A)8位B)16位C)20位D)32位
2.若某处理器具有64GB的寻址能力,则该处理器具有的地址线的条数为( )
A)24B)32C)36D)64
3.已知8086CPU内部CS=1000H,DS=2000H,IP=3000H,则将要执行指令的代码存放在内存单元中的地址为()
A)4000HB)5000HC)13000HD)23000H
4.某内存单元位于代码段中,CS的值为5800H,偏移地址为DC00H,则这个内存单元的物理地址应为( )
A)58000HB)65C00HC)68000HD)75C00H
5.8086CPU可扩展I/O端口地址的个数最多为( )
A)1KB)4KC)8KD)64K
6.当8086处于单步工作方式时,必须为1的标志位的是()
A)IFB)SFC)TFD)OF
7.8086CPU中断请求线有()
A)1条B)2条C)4条D)8条
8.8086微处理器的非屏蔽中断请求信号来自于( )
A)CLK引脚B)NMI引脚C)INTR引脚D)GND引脚
9.8086微处理器的可屏蔽中断请求信号来自于( )
A)CLK引脚B)NMI引脚C)INTR引脚D)GND引脚
10.8086CPU在收到中断请求信号、进入中断响应周期以后,必须向中断源发出的信号是
()
A)INTR信号B)«SkipRecordIf...»信号C)HOLD信号D)HLDA信号
11.8086工作于最大方式时,系统的控制总线的信号来自()
A)8284B)8288C)8087D)8286
12.8086CPU在进行读内存操作时,控制信号M/«SkipRecordIf...»和DT/«SkipRecordIf...»是
A)00B)01C)10D)11
13.8086CPU在进行外设输入操作时,控制信号M/«SkipRecordIf...»和DT/«SkipRecordIf...»必须是( )
A)00B)01C)10D)11
14.8086CPU在进行内存写操作时,控制信号M/«SkipRecordIf...»和DT/«SkipRecordIf...»是()
A)00B)01C)10D)11
15.8086CPU在进行外设输出操作时,控制信号M/«SkipRecordIf...»和DT/«SkipRecordIf...»必须是( )
A)00B)01C)10D)11
16.当8086CPU采样到READY=0,则CPU将()
A)执行停机指令B)插入等待周期
C)执行空操作指令D)重新发送地址码
17.8088微处理器的指令周期由一到几个总线周期组成。
在第1个总线周期,8088()
A)从内存中取出指令操作码B)从内存中取出指令操作数
C)从内存中取出指令操作码和操作数D)从内存中取出指令操作码的地址
18.8086CPU的基本总线周期由T1、T2、T3、T44个时钟周期组成,系统规定在存储器读总线周期时,读命令信号«SkipRecordIf...»在T2开始时有效,在T4开始时变为无效,而存储器的地址信号应发生在( )
A)T1时B)T2时C)T3时D)T4时
19.8086CPU在存储器读/写时遇到READY无效后可插入( )
A)1个等待周期B)2个等待周期
C)3个等待周期D)等待周期个数由具体情况而定
20.如果某一存储芯片的8根据址线引脚是分行列输入地址的,数据线为1位,则该存储器芯片的存储容量为( )
A)256×1位B)1K×1位C)16K×1位D)64K×1位
21.启动一次存储器操作,到完成该操作所经历的时间称为()
A)存储周期B)存取周期C)读周期D)写周期
22.在工作过程中需要不断刷新的存储器是()
A)SARMB)DRAMC)PROMD)NVRAM
23.某半导体静态存储器芯片的地址线为A12~A0,数据线为D3~D0,若组成容量为32KB存储器,需要该种存储芯片的片数为()
A)2片B)4片C)8片D)16片
24.某系统主存储器中,ROM空间在F0000H~FFFFFH范围内,该空间存储容量为
()
A)64KBB)256KBC)512KBD)1MB
25.有一微机系统,采用CPU的低10位地址线A0~A9作为输入/输出口的地址线,系统中某接口芯片内部有16个端口地址,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为()
A)A5~A9B)A4~A9C)A2~A9D)A0~A9
26.8086CPU从静态RAM6116读出数据的条件是使6116的控制线( )
A)«SkipRecordIf...»=L、«SkipRecordIf...»=L、«SkipRecordIf...»=HB)«SkipRecordIf...»=L、«SkipRecordIf...»=L、«SkipRecordIf...»=L
C)«SkipRecordIf...»=L、«SkipRecordIf...»=H、«SkipRecordIf...»=LD)«SkipRecordIf...»=L、«SkipRecordIf...»=H、«SkipRecordIf...»=H
27.某容量为16KB的采用全译码的RAM的起始地址为30000H,则其末地址为( )
A)307FFHB)30FFFHC)33FFFHD)34FFFH
28.采用部分译码法的片选控制( )
A)有地址重叠问题B)没有地址重叠问题
C)地址一定是不连续的D)地址一定是连续的
29.在内存储器的连接中,有三种片选控制电路,即全译码、部分译码和线选,则会产生地址重叠的是( )
A)全译码和部分译码B)全译码和线选
C)部分译码和线选D)全译码、部分译码和线选
30.独立I/O端口编址方式中,端口地址范围是()
A)00000H~FFFFFHB)0000H~FFFFHC)00H~FFHD)0~128
31.CPU执行“INAL,40H”指令时,下列信号为高的是( )
A)«SkipRecordIf...»B)«SkipRecordIf...»C)M/«SkipRecordIf...»D)INTA
32.CPU执行“OUT40H,AL”指令时,下列信号为高的是( )
A)«SkipRecordIf...»B)«SkipRecordIf...»C)M/«SkipRecordIf...»D)INTA
33.当输入接口芯片的RDY(就绪信号)为高时,表示接口芯片中输入寄存器()
A)输出数据已满B)输入数据已满C)输出数据已空D)输入数据已空
34.当CPU与打印机以程序查询方式相连接,并送数据供打印机打印时,CPU的大部分时间均用于()
A)读打印机状态信息并判断B)向打印机送数据
C)执行算术运算指令D)CPU停机
35.CPU不断检测外设状态,当外设准备就绪后,才进行数据传送。
这种数据传送方式称为( )
A)无条件传送方式B)查询传送方式
C)中断传送方式D)DMA传送方式
36.当CPU复位时,中断允许触发器处于( )
A)复位状态B)置位状态C)随机状态D)不定状态
37.NMI线上的中断请求是( )
A)可屏蔽的B)不可屏蔽的
C)有时可屏蔽的,有时不可屏蔽的D)可以设置IF位对其屏蔽
38.产生INTR中断请求信号的是( )
A)CPUB)I/O接口C)运算器D)控制器
39.在8086CPU的下列4种中断中,需要由硬件提供中断类型码的是()
A)INTRB)INTOC)INTnD)NMI
40.对于一低速外设,在外设准备数据期间希望CPU能做自己的工作,只有当外设准备好数据后才与CPU交换数据。
完成这种数据传送最好选用的传送方式是( )
A)无条件传递方式B)查询传送方式
C)中断传送方式D)DMA传送方式
41.中断响应过程中,CPU在做保护断点工作时压入堆栈的是断点处的( )
A)指令B)IP值C)CS值D)IP值和CS值
42.为了能正确地实现中断返回,CPU在中断响应过程中()
A)识别中断源B)断点压栈
C)获得中断服务程序入口地址D)清除中断允许标志IF
43.当进入中断过程时,CPU把断点处的有关内容压入堆栈保护,并清除()
A)TFB)IFC)OFD)TF和IF
44.所有中断处理(服务)过程的最后一条可执行指令必须是()
A)RETB)IRETC)HALTD)STOP
45.微处理器只启动外设而不干预传送过程的传送方式是()
A)中断传送方式B)DMA传送方式C)查询传送方式D)无条件传送方式
46.在高速且大量传送数据场合,微机系统中数据传送的控制方式一般用( )
A)无条件传送方式B)查询传送方式
C)中断传送方式D)DMA传送方式
47.在直接存储器存取方式中,控制外设和存储器之间数据传输的器件是()
A)CPUB)中断控制器C)外设D)DMA控制器
48.在PC机常用芯片中,可接管总线控制传送的是( )
A)并行接口芯片B)中断控制芯片
C)定时器/计数器芯片D)DMA控制器芯片
49.在DMA传送方式中,对数据传递过程进行控制的硬件称为()
A)数据传递控制器B)直接存储器
C)DMACD)DMAT
50.当DMA控制器向CPU请求使用总线后,CPU在( )时间响应这一请求。
A)时钟周期完B)等待周期完
C)总线周期完D)指令周期完
51.DMA方式下,数据块传送完后,DMAC撤除( )
A)DACK信号B)READY信号C)HOLD信号D)BUSAK信号
52.DMA数据传送方式中DMA控制器接到CPU发出的( )
A)HOLD信号后接管总线控制权B)READY信号后接管总线控制权
C)HLDA信号后接管总线控制权D)DACK信号后接管总线控制权
53.8086系统内存区中的数据存放如下:
0000:
0050B3188ACC4DF800F041F800F0C5188ACC
0000:
006039E700F0A0198ACC2EE800F0D2EF00F0
则INT15H中断服务程序的入口地址为( )
A)F000:
F84DB)A019:
8ACCC)CC8A:
19A0D)4DF8:
00F0
54.8086CPU在中断响应周期中获得中断类型号为14H,则中断服务程序入口地址存放在( )存储单元中。
A)0080-0083HB)0050-0053HC)0056-0059HD)0060-0063H
55.因为8086CPU的中断型号是8位二进制数,所以中断向量表由( )字节组成。
A)256B)512C)1024D)2048
56.在下列类型的8086CPU中断中,中断优先权最低的是()
A)除法出错中断B)可屏蔽中断C)不可屏蔽中断D)单步中断
57.位于CPU内部的IF触发器是( )
A)中断请求触发器B)中断允许触发器
C)中断屏蔽触发器D)中断响应触发器
58.8259A优先级中断控制器有5种优先级管理方式,系统上电而未对8259A优先级管理方式初始化时,自动进入( )
A)自动循环方式B)特殊循环方式C)查询排序方式D)完全嵌套方式
59.每一片8259A最多可管理的中断源有( )
A)4级B)7级C)8级D)16级
60.在8259A内部,用于反映当前CPU正在执行哪些中断源程序的部件是()
A)中断请求寄存器B)中断服务寄存器
C)中断屏蔽寄存器D)中断优先级比较器
61.设8255A的端口地址为60H~63H,则控制字寄存器的地址为()
A)60HB)61HC)62HD)63H
62.设8255A的端口地址为40H~43H,则端口B的地址为( )
A)40HB)41HC)42HD)43H
63.8255A的置位/复位控制字只能适用于( )
A)端口AB)端口BC)端口CD)控制端口
64.8255A和PA、PB、PC三个端口可分为A组、B组。
其中与PA构成A组的是( )
A)PB7-4B)PB3-0C)PC7-4D)PC3-0
65.若可编程并行接口芯片8255A的PA口被设定为方式2,则此时PA口( )
A)既能作输入口,又能作输出口B)仅能作输入口(由初始化决定)
C)仅能作输出口(由初始化决定)D)仅能作不需要联络信号的I/O口
66.8255A的PA口工作于方式2时,PB口不能工作于()
A)方式0B)方式1C)方式2D)任何方式
67.设8255A的端口A工作在方式1输入,若外设已将数据送入端口A,当CPU读取此数据后,IBF信号变为( )
A)高电平B)低电平C)三态D)不定状态
68.当8255A的端口A工作在方式2输入时,此时端口A需要的联络信号线数有( )
A)0根B)1根C)2根D)4根
69.若要将8255A的端口C的PC6位置为1,则应选择的置位/复位控制字为( )
A)0DHB)77HC)87HD)8DH
70.当8255A的端口A工作在方式1输入时,若联络信号IBF=1,则表示( )
A)输入锁存器满B)输入锁存器空
C)输出缓冲器满D)输出缓冲器空
71.当8255A的端口A工作在方式1输出时,若«SkipRecordIf...»=1,则表示端口A的( )
A)输入锁存器满B)输入锁存器空
C)输出缓冲器满D)输出缓冲器空
72.当8255A的端口B工作在方式1输出时,与«SkipRecordIf...»配对的联络信号是()
A)IBFB)«SkipRecordIf...»C)«SkipRecordIf...»D)OUT
73.当8255A的端口A工作在方式1输入时,与«SkipRecordIf...»配对使用的联络信号是( )
A)IBFB)«SkipRecordIf...»C)«SkipRecordIf...»D)OUT
74.当8255A工作在方式1的输入状态时,8255A与外设之间的联络信号为( )
A)IBF、«SkipRecordIf...»B)«SkipRecordIf...»、«SkipRecordIf...»C)IBF、«SkipRecordIf...»D)«SkipRecordIf...»、«SkipRecordIf...»
75.当8255A工作在方式1的输出状态时,8255A与外设之间的联络信号为
A)IBF、«SkipRecordIf...»B)«SkipRecordIf...»、«SkipRecordIf...»C)IBF、«SkipRecordIf...»D)«SkipRecordIf...»、«SkipRecordIf...»
76.当8253-5的输出端A1A0=10、«SkipRecordIf...»=0时,此时选择片内的寄存器地址为( )
A)CNT0B)CNT1C)CNT2D)工作方式寄存器
77.对于8253某一通道,要获得最大计数值,其初值设置为( )
A)FFHB)FFFFHC)01HD)0000H
78.CPU可以对8253计数器执行读操作,其读到的是
A)工作方式字B)计数初值
C)计数执行部件CE(减法计数器)的当前值D)0
79.8253-5有3个独立的计数器,每个计数器可以有几种不同的工作方式?
( )
A)3种B)4种C)5种D)6种
80.当要读8253—5的CTN0时,其输入端«SkipRecordIf...»、«SkipRecordIf...»、A1、A0依次为()
A)0000B)0001C)0010D)0100
81.当要将计数初值写入8253—5的CTN0时,其输入端«SkipRecordIf...»、«SkipRecordIf...»、A1、A0依次为()
A)0000B)0001C)0010D)0100
82.当8253-5的计数执行单元中的计数值计为0时,输出指示计数为0的信号线是( )
A)CLKB)GATEC)D7~D0D)OUT
83.在8253的6种工作方式中,只可用软件启动的是
A)方式0,4B)方式0,2C)方式4,3D)方式2,4
84.在8253应用中,要延时一段时间产生一个负脉冲,而延时时间是可编程的,这时,8253的工作方式是( )
A)方式0计数结束中断B)方式1硬件可重触发单稳态
C)方式3方波D)方式4软件触发选通
85.8253的软件触发与硬件触发计数操作的主要区别在于( )
A)定时长短不同B)结束信号不同
C)时钟周期不同D)启动方式不同
86.在Intel8253应用中,如果希望由一个硬件边沿信号产生一个可编程宽度的负脉冲,可设置8253的方式为()
A)方式0(计数结束中断)B)方式1(硬件可重触发单稳态)
C)方式4(软件触发选通)D)方式5(硬件触发选通)
87.若8253-5的某一计数器设定为方式3、初值为10、GATE一直为1,则OUT输出端输出的高电平信号是CLK周期的( )
A)1倍B)2倍C)5倍D)10倍
88.若要将8253-5的计数器0设定为方式0、读/写计数器低8位、二进制计数,其工作方式控制字为( )
A)10HB)11HC)20HD)21H
89.若要将8253-5的计数器0设定为方式0、读/写计数器高8位、二进制计数,其工作方式控制字为( )
A)10HB)11HC)20HD)21H
90.若要将8253-5的计数器0设定为方式0、读/写计数器低8位、BCD码计数,其工作方式控制字为( )
A)10HB)11HC)20HD)21H
91.在串行异步通信中,一帧与一帧数据之间间隔( )
A)一位高电平B)一位低电平
C)任意长度高电平D)任意长度低电平
92.串行同步传送时,每一帧数据开头都是()
A)低电平B)高电平C)起始位D)同步字符
93.在串行接口中,接口芯片同CPU之间传送的数据以及接口芯片同外设之间传送的数据分别是()
A)并行和并行B)并行和串行C)串行和并行D)串行和串行
94.在数据传输率相同的情况下,同步传输的字符传送速度高于异步传输的字符传送速度,其原因是()
A)同步传输采用了中断方式
B)同步传输中所附加的冗余信息量少
C)同步传输中发送时钟和接收时钟严格一致
D)同步传输采用了检错能力强的CRC校验
95.串行通信中同步通信比异步通信( )
A)传送速度快B)传送电路简单C)效率低D)空闲位多
96.下列不属于UART通信错误标志的是( )
A)校验和错误B)帧错误C)溢出错误D)奇偶错误
97.RS-232C接口的信号电平范围是()
A)0~-5VB)0~+5VC)0~-15VD)-15V~+15V
98.RS-232C接口中信号线上逻辑1的电平范围规定为()
A)0~-5VB)0~+5VC)-3V~-15VD)+3V~+15V
99.MODEM也称为调制解调器,其中调制过程就是( )
A)把数字信号变成模拟信号B)把“0”变成高电平,把“1”变成低电平
C)提高“0”和“1”之间的电压差D)用±15V表示“1”和“0”
100.可编程通信接口芯片8251A
A)可用作并行接口B)仅可用作异步串行接口
C)仅可用作同步串行接口D)可用作同步、异步串行接口
101.对于Intel8251,如果发送缓冲器为空,则8251引脚( )变高,要求CPU提供新的数据。
A)INTRB)TxDC)RxRDYD)TxRDY
102.在Intel8251芯片中,实现并行数据转换为串行的是()
A)发送缓冲器B)接收缓冲器C)数据总线缓冲器D)MODEM控制电路
103.ADC0809是一种()的A/D转换器。
A)8位8通道B)8位16通道C)16位8通道D)16位16通道
104.一个8位D/A转换器的分辨率可以达到满量程的( )
A)1/8B)1/128C)1/256D)1/512
105.若被测物理量传感器的精度为0.1%,则所采用ADC转换器的位数最少应为()
A)8位B)10位C)12位D)16位
二、填空题
1.8086CPU在结构上由两个独立的功能部件________________和_________________组成。
2.8086实模式下,堆栈操作以______________为单位,数据进栈,栈顶向______________地址方向浮动。
3.8088执行存储器写时序的时候,IO/M为______________电平,DT/R为_____________电平。
4.8086CPU总线周期至少由_____________个时钟周期构成。
5.8086最小工作方式时的主要总线操作有:
存储器读写、_____________________、总线保持、_____________________和复位等。
6.8086允许在内存低端保存_____________个中断向量,每个向量占用___________个单元。
7.在存储器系统中,实现片选控制的方法有三种,它们是全译码法、__________________和__________________。
8.8086CPU采用的I/O端口编址方式是_____________。
9.CPU从I/O接口的__________中获取外部设备的“忙”、“闲”和“准备好”等信息。
CPU通过I/O接口中的__________向外设发出“启动”和“停止”等信号。
10.CPU通过一个外设接口同外设之间交换的信息也括数据信息、状态信息和_________
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 最新 微型计算机 技术