三维高密度集成电路中锥形硅通孔电特性综述.docx
- 文档编号:14422553
- 上传时间:2023-06-23
- 格式:DOCX
- 页数:7
- 大小:21.71KB
三维高密度集成电路中锥形硅通孔电特性综述.docx
《三维高密度集成电路中锥形硅通孔电特性综述.docx》由会员分享,可在线阅读,更多相关《三维高密度集成电路中锥形硅通孔电特性综述.docx(7页珍藏版)》请在冰点文库上搜索。
三维高密度集成电路中锥形硅通孔电特性综述
在低频段,(C+2Cm)及(G+2Gm)随p的改变规律完全相反,如下表3.1所示,所以它们对Zdiff实部作用部分可以抵消掉。
同时,在高频工作区间,随p增大,(L−Lm)增大且(C+2Cm)及(G+2Gm)不断减小。
因此,随着p的不断提升,在低频工作区间里,Zdiff实部基本上不发生改变,而且在高频阶段,Zdiff实部快速提升,如下图3.8(c)中所示。
另一方面,随p增大,R和Cox1仍保持不变且(2CSi1+CSi2)减小,进而从式(61)及式(62)也可得出此相同结论。
在整个频段之内,(C+2Cm)及(G+2Gm)随r4变化趋势和它们随p变化趋势相同,如表3.1中所示。
此外由于R主要由r1决定,而非由r4决定,所以R只随r4增大缓慢减小。
因此,和Sd2d1幅度情况类似,Zdiff的实部随r4变化和它随p变化类似,如图3.8(c)及(d)所示。
最后,分析了σSi对Zdiff的实部影响,如图3.8(e)中所示。
在低频段内,由于此时(C+2Cm)及(G+2Gm)对Zdiff实部作用部分可以抵消掉,因此Zdiff的实部作用随着σSi会慢慢降低。
在中频阶段,随着σSi的不断提升,工作区间(C+2Cm)及(G+2Gm)增大,所以Zdiff的实部减小。
在高频段内,由于在式(62)中Cox1>(2CSi1+CSi2),所以Zdiff的实部主要由Cox1决定,它不随σSi变化。
所以,Zdiff的实部在高频段内随σSi增大基本上不发生改变。
3.6小结
在本章节里,笔者详细论述了SDTSV组成方式,同时组建了它的等效工作电路模型。
然后用“
-Y-
”变换法对其等效电路模型进行简化,得到等效电路参数C,Cm,G,及Gm。
进一步用HFSS对等效电路模型Sd1d1,Sd2d1,Sc1c1,及Sc2c1振动幅度以及相位展开了验证调整,实验结果显示,当工作频率最高达到100GHz的时候,模型运行的准确度、可靠性、有效性最好。
除此之外,与TSV对比,SDTSV因为在隔离层中具有误差作用而产生损耗。
紧接着,在本章里,笔者提到了SDTSVRLCG运行指数的提取方式。
实验结果显示,因为HFSS提取方式以及模型运算所得SDTSVRLCG运行指数在100GHz工作频率条件下,内均匹配性能完好。
因此采用的全波提取方式在差分传输线中非常实用。
为今后3DIC里需要采用的SDTSV供应合理的设计规范,在本章里,笔者还采用了成立的等效工作电路模型的方式,分析研究了SDTSV组成以及材料参数r1,tox,p,r4和σSi对它主要电磁特征指数Sd2d1振动幅度以及Zdiff实部的作用。
实验结果显示,Sd2d1的振动幅度在低频工作区间里,主要由R决定,而在高频段内主要由(C+2Cm)及(G+2Gm)决定。
同时,Zdiff的实部在低频段内主要由R及Cox1决定,而在高频段内主要由Cox1及(2CSi1+CSi2)决定,同时,Cox1发挥关键作用。
笔者采用建立等效工作电路模型的方式,可以在SDTSV运行之前,测评它的电磁反应性能,因此能够大大减少设计所用时间,充分提升3DIC的稳定性。
第四章总结与展望
4.1工作总结
现如今,人们针对TSV的系统研究开展得如火如荼,研究的主要内容有TSV电学模型、电磁性能、噪音耦合、工艺流程、检测模式以及TSV构造等。
在本文中,笔者已有的研究成果之上,系统分析了SDTSV的电学特性,主要的研究成果如下:
1.随着3DIC运行频率的不断提升,为了充分保障高速数据信号的稳定性和可靠性,差分数据信号传输技术一般都是采用芯片高速I/O传输通道。
在本文里,笔者详细论述了SDTSV的组成结构,同时成立了它的等效工作模拟电路。
SDTSV的组成结构与同类型的TSV非常相近,只不过它采用两条TSV传送差分数据信号。
它外部金属层不计可以用作抵抗外部电磁干扰的隔离层,还可以用作为内部差分传输线的往返电路。
对比与同类型的TSV,SDTSV,它不需要添加额外的处理工艺流程,同时它还具TSV以及TSV的多种优点。
因为初始化的SDTSV等效工作电路模型的结构非常复杂,无法大规模使用,所以在本文中,采用“
-Y-
”转化法针对它完成了简化作用,获得一个高效可靠的SDTSV等效工作电路模型。
因为HFSS仿真模拟以及简单化等效工作电路模型中,SDTSVS运行指数在工作频率达到100GHz的时候,匹配性能最好。
2.SDTSVRLCG运行指数不仅可以应用在理论模型中,还可以应用在全波提取中,也就是采用HFSS仿真模拟可得。
在本文中,笔者详细论述了SDTSVRLCG运行指数的提取方式。
除此之外,选用的SDTSVRLCG参数指数的提取方式非常适用于多种差分传输线。
3.为今后在3DIC里应用SDTSV供应实用、有效的设计规范,在本文里,笔者选用简单处理的SDTSV等效工作电路模型,针对SDTSV的电磁作用效果展开了深入的分析。
通常来说,在应用过程里,人们最关注的是SDTSV的实际耗能大小。
在本文里,笔者详细论述了内部两条隔离层实际厚度、两条数据信号线之间的实际距离以及衬底实际电导率对上述两个运行指数参数的影响作用。
4.2工作展望
如今,TSV和3DIC正位于快速的发展崛起时期,它们的系统研究还不够深入、具体,需要进一步的改革创新。
结合我们已有的理论基础,从长远角度分析,我们今后的工作重点主要有如下多个方面:
3DIC朝着高性能、高速率、高合成化、低能耗等多个方向不断发展进步,与此同时,TSV组成以及其他细节方面的设计也需要有不断的创新和发展。
除此在外,为了充分满足在不同使用条件以及降低成本的需求,TSV组成结构也在面向多元化、系统化方向不断发展改革。
新型的TSV组成结构不仅仅能够充分提升3DIC的运行性能,还可以大大提高3DIC设计的灵活性、有效性和稳定性。
致谢
本次毕业论文,是在丁老师的耐心辅导以及各种帮助下顺利完成的。
从论文的选题一直到最终定稿,丁老师给予了我非常多的帮助,同时提出了很多中肯、宝贵的建议。
丁老师认真求实的品质,严谨的治学风格是我一生的榜样。
在此,我像他表示衷心的感谢,感谢在这段时间里对我的支持与帮助。
在最后,非常感谢我的父母,感谢他们给予我的关怀、包容与支持!
参考文献
[1]魏祯.三维高密度集成电路中锥形硅通孔电特性研究.上海交通大学硕士学位论文.2013.12
[2]QijunLu,ZhangmingZhu,Member,IEEE,YintangYang,andRuixueDing.ElectricalModelingandCharacterizationofShieldDifferentialThrough-SiliconVias
[3]JohnH.Lau.Evolution,challenge,andoutlookofTSV,3DICintegrationand3dsiliconintegration
[4]JohnH.Lau.Overviewandoutlookofthrough-siliconvia(TSV)and3Dintegrations
[5]JooheeKim,JunSoPak,JonghyunCho,EakhwanSong,JeonghyeonCho,HeegonKim,TaigonSong,JunhoLee,HyungdongLee,KunwooPark,SeungtaekYang,Min-SukSuh,Kwang-YooByun,andJounghoKim.High-FrequencyScalableElectricalModelandAnalysisofaThroughSiliconVia(TSV)
[6]刘培生,黄金鑫,仝良玉,沈海军,施建根.硅通孔技术的发展与挑战
[7]李文石,马强,李波.三维集成技术的发展研究
[8]王凤娟.基于硅通孔(TSV)的三维集成电路(3DIC)关键特性分析.西安电子科技大学博士学位论文.2014.3
[9]MOTOYOSHIM.Through-siliconvia(TSV)[J].ProcIEEE,2009,97
(1):
43-48.
[10]CHUATT,HOSW,LIHY,etal.3DinterconnectionprocessdevelopmentandintegrationwithlowstressTSV[C]//60thElectronicComponentsandTechnologyConference.LasVegas,USA:
IEEE,2010.[11]CHUNGKW,SHIHS,LUST,etal.3DstackingDRAMusingTSVtechnologyandmicrobumpinterconnect[C]//InternationalMicrosystemsPackagingAssemblyandCircuitsTechnologyConference.Taipei,Taiwan:
IEEE,2010.
[12]XUGW,YANPL,XIAOC,etal.Wafer-levelchip-to-wafer(C2W)integrationofhigh-sensitivityMEMSandICs[C]//12thInternationalConferenceonElectronicPackagingTechnology&HighDensityPackaging.Shanghai,China:
[s.n.],2011.
[13]SAKUMAK,ANDRYPS,TSANGCK,etal.3Dchip-stackingtechnologywiththrough-siliconviaandlow-volumeleadfreeinterconnections[J].IBMJResDev,2008,52(6):
611-622.
[14]CHENGTY,WANGCD,CHIOUYP,etal.Anewmacro-nmodelforthrough-siliconviason3-DICusingconformalmappingmethod[J].IEEEMicrowaveWirelessComponLett,2012,22(6):
303-305.
[15]QIANLB,ZHUZM,YANGYT.Through-silicon-viainsertionforperformanceoptimizationinthree-dimensionalintegratedcircuits[J].MicroelectronJ,2012,43
(2):
128-133.
[16]YOONK,KIMG,LEEW,etal.ModelingandanalysisofcouplingbetweenTSVs,metal,andRDLinterconnectsinTSV-based3DICwithsiliconinterposer[C]//11thElectronicsPackagingTechnologyConference.Singapore:
IEEE,2009.
[17]CASSIDYC,KRAFTJ,CARNIELLOS,etal.Throughsiliconviareliability[J].TransDeviceMaterRes,2012,12
(2):
285-295.
[18]LADANILJ.Numericalanalysisofthermo-mechanicalreliabilityofthroughsiliconvias(TSVs)andsolderinterconnectsin3-dimensionalintegratedcircuits[J].MicroelectronEng,2010,87
(2):
208-215.
[19]SUNGKJ,CHOIKS,LIMBK.SolderbumpmakerwithcoiningprocessonTSVchipsfor3Dpackages[C]//11thInternationalConferenceonElectronicPackagingTechnologyandHighDensityPackaging.Xi'an,China:
[s.n.],2010.
[20]PARESG,BRESSONN,MOREAUS,etal.Effectsofstressinpolysiliconvia-firstTSVtechnology[C]//12thElectronicsPackagingTechnologyConference.Singapore:
IEEE,2010.
[21]POLYAKOWA,GROBT,HOVENKAMORA,etal.Comparisonofvia-fabricationthrough-waferelectricalinterconnectapplications[C]//54thElectronicComponentsandTechnologyConference.LasVegas,Nevada,USA:
IEEE,2004.
[22]VILLANUEVAG,PLAZAJA,SANCHEZÁNCHEZA,etal.DriebasednoveltechniqueforAFMprobesfabrication[J].MicroelectronEng,2007,84(5/6/7/8):
1132-1135.
[23]HOLLYR,HINGERL.FabricationofsiliconverticaltaperstructuresusingKOHanisotropicetching[J].MicroelectronEng,2006,83(4/5/6/7/8/9):
1430-1433.
[24]RANGANATHANN,LEEDY,YOUHEL,etal.InfluenceofboschetchprocessonelectricalisolationofTSVstructures[J].IEEETransComponPackMan,2011,1(10):
1497-1507.
[25]TANGCW,YOUNGHT,LIKM.Innovativethrough-silicon-viaformationapproachforwafer-levelpackagingapplications[J].JMicromechMicroeng,2012,22(4):
045019.
[26]RANGANATHANN,PRASADK,BALASUBRAMANIANN,etal.Astudyofthermo-mechanicalstressanditsimpactonthrough-siliconvias[J].JMicromechMicroeng,2008,18(7):
075018.
[27]HONGSJ,JUNJH,JUNGJP,etal.SnbumpingwithoutphotoresistmouldandSidicestackingfor3-Dpackaging[J].IEEETransAdvPackg,2010,33(4):
912-917.
[28]KUOCW,TSAIHY.Thermalstressanalysisandfailuremechanismsforthroughsiliconviaarray[C]//6thInternationalConferenceonMicrosystems,Packaging,AssemblyandCircuitsTechnologyConference.Taipei,China:
IEEE,2011.
[29]GAGNARDX,MOURIERT.Throughsiliconvia:
fromtheCMOSimagersensorwaferlevelpackagetothe3Dintegration[C]//18thEuropeanWorkshoponMaterialsforAdvancedMetallization.Grenoble,France:
[s.n.],2009.
[30]LAIMF,LISW,SHIHJY,etal.Wafer-levelthree-dimensionalintegratedcircuits(3DIC):
schemesandkeytechnologies[J].MicroelectronEng,2011,88(11):
3282-3286.
[31]WANGQD,GUOXP,WANGHJ,etal.Characteristicsofhighfrequencyandhighdensitythroughsiliconvias(TSVs)[C]//11thInternationalConferenceonElectronicPackagingTechnology&HighDensityPackaging.Xi'an,China:
[s.n.],2010.
[32]KOYANAGIM,FUKUSHIMAT,TANAKAT.High-densitythroughsiliconviasfor3-DLSIs[J].ProcIEEEIntConfICDesTechnol,2009,97
(1):
49-59.
[33]JOSEPHAJ,GILLISJD,DOHERTYM,etal.Through-siliconviasenablenext-generationSiGepoweramplifiersforwirelesscommunications[J].IBMJResDev,2008,52(6):
635-648.
[34]PARÈSG,BRESSONN,MINORETS,etal.Throughsiliconviatechnologyusingtungstenmetallization[C]//IEEEInternationalConferenceonICDesign&Technology.China:
IEEE,2011.
[34]卢启军.新型硅通孔(TSV)的电磁特性研究.西安电子科技大学博士学位论文
[35](2013).InternationalTechnologyRoadmapforSemiconductors.[Online].Available:
[36]Z.XuandJ.-Q.Lu,“High-speeddesignandbroadbandmodelingofthrough-strata-vias(TSVs)in3Dintegration,”IEEETrans.Compon.,Packag.,Manuf.Technol.,vol.1,no.2,pp.154–162,Feb.2011.
[37]C.Xu,H.Li,R.Suaya,andK.Banerjee,“CompactACmodelingandperformanceanalysisofthrough-siliconviasin3-DICs,”IEEETrans.ElectronDevices,vol.57,no.12,pp.3405–3417,Dec.2010.
[38]Y.P.R.Lamy,K.B.Jinesh,F.Roozeboom,D.J.Gravesteijn,andW.F.A.Besling,“RFcharacterizationandanalyticalmodellingofthroughsiliconviasandcoplanarwaveguidesfor3Dintegration,”IEEETrans.Adv.Packag.,vol.33,no.4,pp.1072–1079,Nov.2010.
[39]G.Katti,M.Stucchi,K.deMeyer,andW.Dehaene,“Electricalmodelingandcharacterizationofthroughsiliconviaforthree-dimensionalICs,”IEEETrans.ElectronDevices,vol.57,no.1,pp.256–262,Jan.2010.
[40]Z.XuandJ.-Q.Lu,“Through-strata-via(TSV)parasiticsandwidebandmodelingforthree-dimensionalintegration/packaging,”IEEEElectronDeviceLett.,vol.32,no.9,pp.1278–1280,Sep.2011.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 三维 高密度 集成电路 锥形 硅通孔电 特性 综述