《数字电路》经典解读.docx
- 文档编号:14799841
- 上传时间:2023-06-27
- 格式:DOCX
- 页数:32
- 大小:930.41KB
《数字电路》经典解读.docx
《《数字电路》经典解读.docx》由会员分享,可在线阅读,更多相关《《数字电路》经典解读.docx(32页珍藏版)》请在冰点文库上搜索。
《数字电路》经典解读
2015年《数字电路》复习题
一、填空题
1、有一数码10010011,作为自然二进制数时,它相当于十进制数,作为8421BCD码时,它
相当于十进制数
。
2、(10110101)2
(
)10(
)16
3、三态门的输出端有
、
和
三种状态。
4、()2=(
)8=(
)16=(
)10。
5、将2004个“1”异或起来得到的结果是__________。
6、已知某函数F
(B
A
CD)(AB
CD),该函数的反函数F=
。
7、74LS138是
3线—8
线译码器,译码为输出低电平有效,若输
入为
=110时,输出
应为
。
8、两片中规模集成电路
10进制计数器串联后,最大计数容量为
进制。
9、某计数器的输出波形如下图所示,该计数器是
进制计数器。
10、驱动共阳极七段数码管的译码器的输出电平为有效。
11、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有根
地址线,有根数据读出线。
12、为构成4096×8的RAM,需要片1024×8的RAM,扩展方式为字扩
展时,需要增加根地址线。
13、在决定一事件结果的所有条件中只要有一个或一个以上满足时结果就发生,
这种条件和结果的逻辑关系是逻辑。
14、由与非门构成的基本RS触发器中,当RD0,SD1时,其输出状态为。
15、当七段数码显示器各发光二极管的公共端接正电源VCC时,这种接法称为共_________极接
1
法。
此时,若要显示
5字,则
字中,各段驱动电平如下:
为高电平,
为低电平。
16、由555定时器构成的三种电路中,
和
是脉冲的整形电路。
17、74LS138是
3线—8线译码器,译码为输出低电平有效,若输入为
A2A1A0
=110时,输出
Y7Y6Y5Y4Y3Y2Y1Y0应为
。
18、按照电路结构和工作特点不同,触发器有
、
之分。
19、由D触发器组成的四位数码寄存器,清零后,输出端
Q3Q2Q1Q0=
,
若输入端D3
21
0
,当
CP
有效沿出现时,输出端
3210
。
DD
D=1001
QQQQ=
20、JK触发器的特征方程是
,D触发器的特征方程是
。
21、下图所示的电路中各输出端的逻辑表达式为Y1
;Y2
;
Y3
。
22、欲构成最大十进制数为999的计数器,至少需要片十进制加法计数器。
二、选择题:
1、为实现“线与”逻辑功能,应选用_________。
(A)与非门(B)与门(C)集电极开路(OC)门(D)三态门
2、下图所示逻辑电路为__________。
2
UCC
UCC
RC
F
ARRK
B
RB
C
UBB
(A)“与非”门(B)“与”门(C)“或”门(D)“或非”门
3、在下列逻辑部件中,属于组合逻辑电路的是_________。
(A)计数器(B)数据选择器(C)寄存器(D)触发器
4、函数F(A,B,C)=AB+BC+AC的最小项表达式为_________。
(A)F(A,B,C)=∑m(0,2,4)(B)F(A,B,C)=∑m(3,5,6,7)
(C)F(A,B,C)=∑m(0,2,3,4)(D)F(A,B,C)=∑m(2,4,6,7)
5、逻辑函数F=AB+BC的最小项表达式为
(A)F=m2+m3+m6(B)F=m2+m3+m7
(C)F=m3+m6+m7(D)F=m3+m4+m7
6、有一个左移移位寄存器,当预先置入
1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四
位数据的移位过程是_________。
(A)1011--0110--1100--1000—0000
(B)1011--0101--0010--0001--0000
(C)1011--1100--1101--1110--1111
(D)1011--1010--1001--1000—0111
7、8
线—3
线优先编码器的输入为I0
~I7,当优先级别最高的I7有效时,且输出低电平有效,其输出
Y
Y
Y
2
1
0的值是_________。
(A)111
(B)10
(C)000
(D)101
8、某计数器的状态转换图如下,其计数的容量为_________。
111000001010
110100011
101
3
(A)八
(B)五
(C)四
(D)三
9、已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为_________。
A
B
Qn1
说明
0
0
n
保持
Q
0
1
0
置0
1
0
1
置1
1
1
n
翻转
Q
n+1
(B)Qn1
AQn
AQn
(C)Qn1AQnBQn
(D)Qn1=B
(A)Q=A
10、某电路的输入波形
uI
和输出波形
。
uO如下图所示,则该电路为_________
(A)施密特触发器(B)反相器(C)单稳态触发器(D)JK触发器
11、只能按地址读出信息,而不能写入信息的存储器为_________。
(A)RAM(B)ROM(C)PROM(D)EPROM
构成4位寄存器应选用个触发器。
(A)2(B)4(C)6(D)8
12、有八个触发器的二进制计数器,它们最多有种计数状态。
(A)8;(B)16;(C)256;(D)64
13、如下图所示是集成异步二-五-十进制计数器,用它构成8421码十进制计数器时,需使
(A)CP0
CP,CP1
Q0;排序:
Q3,Q2,Q1
,Q0
。
(B)CP0
Q0,CP1
CP;排序:
Q3,Q2,Q1
,
。
(C)
;排序:
Q0,Q3,Q2
,Q1
。
4
(D)CP1
CP,CP0
Q2;排序:
CP
,Q3,Q0,Q1。
14、相同计数模的异步计数器和同步计数器相比,一般情况下
(A)驱动方程简单(B)使用触发器的个数少
(C)工作速度快(D)以上说法都不对
15、测得某逻辑门输入A、B和输出F的波形如下图,则F(A,B)的表达式是
__
(A)F=AB(B)F=A+B(C)FAB(D)FAB
16、Moore和Mealy型时序电路的本质区别是
(A)没有输入变量
(B)当时的输出只和当时电路的状态有关,和当时的输入无关
(C)没有输出变量
(D)当时的输出只和当时的输入有关,和当时的电路状态无关
17、n级触发器构成的环形计数器,其有效循环的状态数为
(A)n个(B)2n
个
(C)2
n-1个(D)2
n个
18、已知某电路的真值表如下表所示,该电路的逻辑关系是
_________。
ABC
F
ABC
F
000
0
100
0
001
1
101
1
010
0
110
1
011
1
111
1
(A)F=C(B)F=ABC(C)F=AB+C(D)FBC
19、函数FA(BCDE)的反函数F是_________。
(A)A(BCDE)(B)AB(CDE)
(C)AB(CDE)(D)ABCDE
20、具有“置0”、“置1”、“保持原状”、“状态翻新”,被称为全功能的触发器的是。
(A)D触发器(B)T触发器(C)JK触发器(D)同步RS触发器
21、下列几种TTL电路中,输出端可实现线与功能的电路是________。
5
(A)或非门(B)与非门(C)异或门(D)OC门
22、在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越大),则说明化简后________。
(A)乘积项个数越少(B)实现该功能的门电路少
(C)该乘积项含因子少(D)乘积项和乘积项因子两者皆少
23、设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为
0的是:
__________。
(A)(B)(C)(D)
24、在下列逻辑部件中,属于组合逻辑电路的是__________。
(A)计数器(B)数据选择器(C)寄存器(D)触发器
25、能实现串行数据变换成并行数据的是:
。
(A)编码器(B)译码器(C)移位寄存器(D)二进制计数器
26、下列哪个不能用555电路构成:
_________。
(A)施密特触发器(B)单稳态触发器(C)多谐振荡器(D)晶体振荡器
三、判定题
1、逻辑变量的取值,1比0大。
()
2、逻辑函数化简后的结果是唯一的。
()
3、若逻辑方程AB=AC成立,则B=C成立。
()
4、一个逻辑函数的全部最小项之积恒等于1。
()
5、一个逻辑函数的对偶式只是将逻辑函数中的原变量换成反变量,反变量换成
原变量。
()
6、八路数据分配器的地址输入(选择控制)端有8个。
()
7、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
()
8、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短
暂的过渡状态,不能稳定而是立刻变为0状态。
()
9、在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()
10、约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当
6
作0。
()
11、时序电路不含有记忆功能的器件。
()
12、计数器除了能对输入脉冲进行计数,还能作为分频器用。
()
13、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
()
14、编码器可以构成函数发生器。
()
15、CMOS与非门的未用输入端应连在高电平上。
()
16、计数模为2n的扭环形计数器所需的触发器为n个。
()
17、Mealy型时序电路的输出只与当前的外部输入有关。
()
18、组合逻辑电路其特点是功能上无记忆,结构上无反馈。
()
19、用数据选择器可实现时序逻辑电路。
()
20、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。
()
21、主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
()
22、由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。
()
23、卡诺图方格中1所对应的最小项之和组成原函数。
()
24、当时序逻辑电路存在无效循环时,该电路不能自启动。
()
25、双向移位寄存器电路中没有组合逻辑电路。
()
26、集电极开路门有高电平、低电平、高阻等状态。
()
27、锁存器是克服了空翻的寄存器。
()
28、或非门组成的RS触发器的约束条件是RS=0。
()
29、一个逻辑函数的全部最小项之积恒等于1。
()
四、计算与分析
P69-71题
P136-140题题题
P226-227题3.7题3.14题
P274-276题4.3题4.6题
P391-394题
P422题
7
【题1-9】
8
9
10
11
12
13
14
15
16
17
18
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 经典 解读