计算机组成原理实验报告5Word文档下载推荐.docx
- 文档编号:1510313
- 上传时间:2023-04-30
- 格式:DOCX
- 页数:34
- 大小:2.75MB
计算机组成原理实验报告5Word文档下载推荐.docx
《计算机组成原理实验报告5Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《计算机组成原理实验报告5Word文档下载推荐.docx(34页珍藏版)》请在冰点文库上搜索。
按传送方式分并行和串行。
串行通信是指数据在单条1位宽的传输线上,一位一位的按顺序分时传送。
并行通信是指数据在多条并行1位宽的传输线上,同时由源传送到目的地。
12.带宽:
单位时间内可以传送的最大的信息量。
13.机器字长:
是指CPU一次并行处理数据的位数,通常及CPU的寄存器位数有关。
14.主存容量:
是指主存中存放二进制代码的总位数。
15.机器数:
符号位数字化,0代表正数,1代表负数。
16.定点数:
小数点固定在某一位位置的数。
17.浮点数:
小数点的位置可以浮动的数。
18.补码:
带符号数据表示方法之一,正数的反码和原码相同,负数的反码是将二进制按位取反后在最低位再加1.
19.溢出:
在计算机中,超出机器字长,发生错误的结果。
20.非编码键盘:
采用软件判断键是否按下及设键、译键、计算键值的方法的键盘。
21.A/D转换器:
它能将模拟量转换成数字量,是计算机的输入设备。
22.I/O接口:
指主机及I/O设备之间设置的一个硬件电路及器相应的软件控制。
23.端口:
指接口电路中的一些寄存器,用来存放数据信息、控制信息和状态信息。
24.中断:
计算机在执行程序的过程中,当出现异常情况或特殊请求时,计算机停止现行程序的运行转向对这些异常情况或特殊请求处理,处理结束后再返回到现行程序的间断处,继续执行源程序。
25.中断源:
凡能向CPU提出中断请求的各种因素统称为中断源。
26.中断嵌套:
计算机在处理中断的过程中,有可能出现新的中断请求,此时CPU暂停现行中断服务程序,转向新的中断请求,这种现象称为中断嵌套。
27.优先级:
为使系统能及时响应并处理发生的所有中断,系统根据引起中断事件的重要性和紧迫程度,硬件将中断源分为若干个级别。
28.DMA方式:
用硬件在主存及外设之间直接进行数据传送,不须CPU,用软件控制。
29.指令系统:
将全部机器指令的集合称为机器的指令系统。
30.寻址方式:
是指确定本条指令的数据地址以及下一条将要执行的指令地址的方法,它及硬件结构紧密相关,而且直接影响指令格式和指令功能。
31.指令周期:
完成一条指令的时间,由若干机器周期组成。
机器周期:
完成摸个独立操作,由若干时钟周期组成。
时钟周期:
最基本时间单位,由主频决定。
32.微操作:
在微程序控制器中,执行部件接受微指令后所进行的最基本的操作。
33.微指令:
控制器存储的控制代码,分为操作控制部分和顺序控制部分,由微命令组成。
34.微程序:
存储在控制存储器中的完成指令功能的程序,由微指令组成。
35.控制存储器:
CPU内用于存放实现指令系统全部指令的微程序的只读存储器。
二、计算
3.14.设总线的时钟频率为8MHZ,一个总线周期等于一个时钟周期。
如果一个总线周期中并行传送16位数据,试问总线的带宽是多少?
解:
由于:
f=8MHz,T=1/f=1/8M秒,因为一个总线周期等于一个时钟周期
所以:
总线带宽=16/(1/8M)=128Mbps=16MBps
3.15.在一个32位的总线系统中,总线的时钟频率为66MHZ,假设总线最短传输周期为4个时钟周期,试计算总线的最大数据传输率。
若想提高数据传输率,可采取什么措施?
总线传输周期=4*1/66M秒
总线的最大数据传输率=32/(4/66M)=528Mbps=66MBps
若想提高数据传输率,可以提高总线时钟频率、增大总线宽度或者减少总线传输周期包含的时钟周期个数。
3.16.在异步串行传送系统中,字符格式为:
1个起始位、8个数据位、1个校验位、2个终止位。
若要求每秒传送120个字符,试求传送的波特率和比特率。
一帧包含:
1+8+1+2=12位
故波特率为:
(1+8+1+2)*120=1440bps
比特率为:
8*120=960bps
4.5.什么是存储器的带宽?
若存储器的数据总线宽度为32位,存取周期为200ns,则存储器的带宽是多少?
存储器的带宽指单位时间内从存储器进出信息的最大数量。
存储器带宽=1/200ns×
32位=160M位/秒=20MB/秒(注:
1ns=10-9s)
4.7.一个容量为16K×
32位的存储器,其地址线和数据线的总和是多少?
当选用下列不同规格的存储芯片时,各需要多少片?
1K×
4位,2K×
8位,4K×
4位,16K×
1位,4K×
8位,8K×
8位
地址线和数据线的总和=14+32=46根;
选择不同的芯片时,各需要的片数为:
4:
(16K×
32)/(1K×
4)=16×
8=128片
2K×
8:
32)/(2K×
8)=8×
4=32片
4K×
32)/(4K×
4)=4×
8=32片
16K×
1:
32)/(16K×
1)=1×
32=32片
32)/(4K×
8)=4×
4=16片
8K×
32)/(8K×
8)=2×
4=8片
6.4.设机器数字长为8位(含1位符号位在内),写出对应下列各真值的原码、补码和反码。
-13/64,-87
真值及不同机器码对应关系如下:
仙女屋
真值-13/64-87
原码1.00110101,1010111
补码1.11001101,0101001
反码1.11001011,0101000
6.5.已知[x]补,求[x]原和x。
[x1]补=1.1100;
[x2]补=1.1001;
[x4]补=1.0000;
[x5]补=1,0101;
[x6]补=1,1100;
[x8]补=1,0000;
[x]补及[x]原、x的对应关系如下:
真值-1/4-7/16-1-11-4-16
[x]补1.11001.10011.00001,01011,11001,0000
[x]原1.01001.0111无1,10111,0100无
x-0.0100-0.0111-1.0000-1011-0100-10000
6.9.当十六进制数9B和FF分别表示为原码、补码、反码、移码和无符号数时,所对应的十进制数各为多少(设机器数采用一位符号位)?
真值和机器数的对应关系如下:
原码补码移码无符号数
9BH-27-101+27155
FFH-128-1+128256
6.12.设浮点数格式为:
阶码5位(含1位阶符),尾数11位(含1位数符)。
写出-27/1024、-86.5所对应的机器数。
要求如下:
(1)阶码和尾数均为原码。
(2)阶码和尾数均为补码。
(3)阶码为移码,尾数为补码。
据题意画出该浮点数的格式:
阶符1位阶码4位数符1位尾数10位
将十进制数转换为二进制:
x1=-27/1024=-0.0000011011B=2-5*(-0.11011B)
x3=-86.5=-1010110.1B=27*(-0.10101101B)
则以上各数的浮点规格化数为:
(1)[x1]原=1,0101;
1.1101100000
[x3]原=0,0111;
1.1010110100
(2)[x1]补=1,1011;
1.0010100000
[x3]补=0,0111;
1.0101001100
(3)[x1]移补=0,1011;
1.0010100000
[x3]移补=1,0111;
6.19.设机器数字长为8位(含1位符号位),用补码运算规则计算下列各题。
(2)A=19/32,B=-17/128,求A-B。
(4)A=-87,B=53,求A-B。
(2)A=19/32=0.1001100B,B=-17/128=-0.0010001B
[A]补=00.1001100,[B]补=11.1101111,[-B]补=00.0010001
[A-B]补=[A]补+[-B]补
=00.1001100+00.0010001
=00.1011101——无溢出
A-B=0.1011101B=93/128B
(4)A=-87=-1010111B,B=53=110101B
[A]补=11,0101001,[B]补=00,0110101,[-B]补=11,1001011
=11,0101001+11,1001011
=10,1110100——溢出
6.21.用原码加减交替法和补码加减交替法计算x÷
y。
(2)x=-0.10101,y=0.11011;
(4)x=13/32,y=-27/32。
(2)[x]原=1.10101x*=0.10101[X*]补=1.01011XfYf=1
0.10101
+1.00101
1.110100
1.10100
+0.11011
0.011110
0.11110
0.00011011
0.00110
1.010110110
0.10110
1.1000101100
1.00010
1.11101011000
[y]原=0.11011y*=0.11011[Y*]补=0.11011[-y*]补=1.00101
[x/y]原=1.11000
(4)做法相同,打表格太累,仅给出结果。
[x/y]原=1.01111
三、应用
4.14.某8位微型机地址码为18位,若使用4K×
4位的RAM芯片组成模块板结构的存储器,试问:
(1)该机所允许的最大主存空间是多少?
(2)若每个模块板为32K×
8位,共需几个模块板?
(3)每个模块板内共有几片RAM芯片?
(4)共有多少片RAM?
(5)CPU如何选择各模块板?
(1)该机所允许的最大主存空间是:
218×
8位=256K×
8位=256KB
(2)模块板总数=256K×
8/32K×
8=8块
(3)板内片数=32K×
8位/4K×
4位=8×
2=16片
(4)总片数=16片×
(5)CPU通过最高3位地址译码输出选择模板,次高3位地址译码输出选择芯片。
地址格式分配如下:
4.29.假设CPU执行某段程序时共访问Cache命中4800次,访问主存200次,已知Cache的存取周期为30ns,主存的存取周期为150ns,求Cache的命中率以及Cache-主存系统的平均访问时间和效率,试问该系统的性能提高了多少倍?
Cache被访问命中率为:
4800/(4800+200)=24/25=96%
则Cache-主存系统的平均访问时间为:
ta=0.96*30ns+(1-0.96)*150ns=34.8ns
Cache-主存系统的访问效率为:
e=tc/ta*100%=30/34.8*100%=86.2%
性能为原来的150ns/34.8ns=4.31倍,即提高了3.31倍。
例7.2设相对寻址的转移指令占3个字节,第一字节为操作码,第二,三字节为相对位移量(补码表示)。
而且数据在存储器中采用以低字节地址为字地址的存放方式。
每当CPU从存储器取出一个字节时,即自动完成(PC)+1PC。
(1)若PC当前值为240(十进制),要求转移到290(十进制),则转移指令的第二、三字节的机器代码是什么?
(2)若PC当前值为240(十进制),要求转移到200(十进制),则转移指令的第二、三字节的机器代码是什么?
解:
(1)PC当前值为240,该指令取出后PC值为243,要求转移到290,即相对位移量为290-243=47,转换成补码为2FH。
由于数据在存储器中采用以低字节地址为字地址的存放方式,故该转移指令的第二字节为2FH,第三字节为00H。
(2)PC当前值为240,该指令取出后PC值为243,要求转移到200,即相对位移量为200-243=-43,转换成补码为D5H。
由于数据在存储器中采用以低字节地址为字地址的存放方式,故该转移指令的第二字节为D5H,第三字节为FFH。
例7.3一条双字长直接寻址的子程序调用指令,其第一个字为操作码喝寻址特征,第二个字为地址码5000H。
假设PC当前值为2000H,SP的内容为0100H,栈顶内容为2746H,存储器按字节编址,而且进栈操作时执行(SP)-△-P,后存入数据。
试回答下列几种情况下,PC、SP及栈顶内容各为多少?
(1)CALL指令被读取前。
(2)CALL指令被执行后。
(3)子程序返回后。
解CALL指令被读取前,PC=2000H,SP=0100H,栈顶内容为2746H。
(1)CALL指令被执行后,犹豫存储器按字节编制,CALL指令供占4个字节,故程序断电2004H进栈,此时SP=(SP)-2=00FEH,栈顶内容为2004H,PC被更新为子程序入口地址5000H。
(2)子程序返回后,程序断点出栈,PC=2004H,SP被修改为0100H,栈顶内容为2746H。
7.6某指令系统字长为16位,地址码取4位,试提出一种方案,使该地址系统有8条三地址指令、16条二地址指令、100条一地址指令。
OPA2A1A0三地址指令8条
0000
•
•
0111
OPA1A0二地址指令16条
10000000
10001111
OPA0一地址指令100条
110000000000
110001100011
7.7设指令字长为16位,采用扩展操作码技术,每个操作码的地址为6位。
如果定义了13条二地址指令,试问还可安排多少条一地址指令。
(24-3)*26=3*64=192条
7.8某机指令字长16位,每个操作数的地址码为6位,设操作码长度固定,指令分为零地址,一地址和二地址三种格式,若零地址指令有M种,以抵制指令有N种,则二地址指令最多有几种?
若操作码位数可变,则二地址指令最多允许有几种?
1)若采用定长操作码时,二地址指令格式如下:
OP(4位)A1(6位)A2(6位)
设二地址指令有K种,则:
K=24-M-N
当M=1(最小值),N=1(最小值)时,二地址指令最多有:
Kmax=16-1-1=14种
2)若采用变长操作码时,二地址指令格式仍如1)所示,但操作码长度可随地址码的个数而变。
此时,K=24-(N/26+M/212);
当(N/26+M/212)1时(N/26+M/212向上取整),K最大,则二地址指令最多有:
Kmax=16-1=15种(只留一种编码作扩展标志用。
)
9.5设机器A的CPU主频为8MHz,机器周期为4个时钟周期,且该机的平均指令执行速度是0.4MIPS,试求该机的平均指令周期和机器周期,每个指令周期中含几个机器周期?
如果机器B的CPU主频为12MHz,且机器周期也含有4个时钟周期,试问B机的平均指令执行速度为多少MIPS?
A.CLK=8MHzT=1/8MHz=0.125us
机器周期=4*T=0.5us
因为执行速度为0.4MIPS所以平均指令周期=1/0.4MIPS=2.5us
2.5us/0.5us=5个所以每个指令含有5条机器指令
B.T=1/f=1/12MHz=1/12us机器指令=4*T=1/3us指令周期=5*1/3=5/3us
平均指令执行速度1/(5/3)=0.6MIPS
9.6设某计算机的CPU主频为8MHz,每个机器周期平均含2个时钟周期,每条指令平均有4个机器周期,试问该计算机的平均指令执行速度为多少MIPS?
若CPU主频不变,但每个机器周期平均含4个时钟周期,每条指令平均有4个机器周期,试问B机的平均指令执行速度为多少MIPS?
1.CLK=8MHz平均指令执行速度1/(1/8M*2*4)=1MIPS
2.指令周期=4*4*1/8=2us执行速度=1/(1/8M*4*4)=0.5MIPS
9.7某CPU的主频为10MHz,若已知每个机器周期平均含有4个时钟周期,该机的平均指令执行速度为1MIPS,试求该机的平均指令执行速度为多少MIPS?
若CUP主频不变,但每个机器周期平均含有4个时钟周期,每条指令平均有4个机器周期,则该机的平均指令执行速度又是多少MIPS?
由此可得出什么结论
1.平均指令周期=1/1MIPS=1usT=1/f=0.1usT机=4*T=0.4us
因为1us/0.4us=2.5所以每个指令包含2.5个机器周期
2.T=0.4us速度=1/(0.4*2.5*4)=0.25MIPS
3.因为速度=0.8MIPS所以T指=1/0.8us
因为T指=4*2.5*T所以T=1/8us所以f=1/T=8MHz
四、简答
1.冯诺依曼机主机主要特点。
○1计算机由运算器、存储器、控制器、输入设备和输出设备五大部件组成。
○2.指令和数据一同等地位存放于存储器内,并可按地址寻访。
○3.指令和数据均用二进制表示。
○4.指令由操作吗和地址码组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置。
○5.采用存储控制原理,指令在存储器内按顺序存放。
通常指令是顺序执行的,在特定条件下,可根据运算结果或根据设定的条件改变执行顺序。
○6.机器以运算器为中心,输入输出设备及存储器间的数据传说通过运算器完成。
2.计算机硬件主要技术指标,软件定义及分类。
计算机硬件主要技术指标:
机器字长、存储容量、运算速度、主频等。
软件定义:
看不见摸不着,由人们事先编制的具有各类特殊功能的程序组成。
分类:
系统软件和应用软件。
3.计算机组成部分及个部分作用。
运算器:
用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内。
存储器:
用来存放数据和程序。
控制器:
用来控制、指挥程序和数据的输入、运行以及处理器运算结果。
输入设备:
用来将人们熟悉的信息形式转换为机器能识别的信息形式,常见的有键盘、鼠标等。
输出设备:
可将机器运算结果转换为人们熟悉的信息形式,如打印机输出,显示器输出等。
4.总线定义及分类方法,系统总线定义及分类方法。
总线
定义:
总线是连接多个部件的信息传输线,是各部件共享的传输介质。
片内总线系统总线通信总线
系统总线
系统总线是指CPU、主存、I/O设备(通过I/O接口)各大部件之间的信息传输线。
数据总线地址总线控制总线
5.什么是总线标准,目前流行的总线标准有哪些。
所谓总线标准可视为系统及各模块,模块及模块之间的一个互连的标准界面。
ISA总线、EISA总线、PCI总线、RS—232C总线、IEEE-488(并行通信总线又称GP-IP总线)USB总线。
6.三级存储器系统中各级存储器特点及用途,分哪两个层次。
○1主存特点:
随机访问、速度快。
容量大。
用途:
存放CPU使用的程序和数据。
辅存特点:
容量大、速度慢、价格低、可脱机保存信息。
存放大量后备数据
缓存特点:
速度快、容量小、价格高用途:
用于主存及辅存之间作为缓冲,正在使用的程序和数据的付本。
○2缓存-----主存层次和主存---辅村层次。
7.半导体存储器RAM及ROM特点及用途。
RAM特点:
可读可写掉电后信息丢失,存临时信息。
主要做内存
ROM特点:
只读不写掉电后信息不丢失,存长期信息。
主要做控制存储器
8.动态RAM及静态RAM特点及用途,DRAM刷新方式及主要优点。
静态RAM特点:
信息读出后,仍保持其原有状态,不需要再生。
用于Cache
动态RAM特点:
靠电容存储电荷的原理来寄存信息。
组成内存/主存。
DRAM刷新方式
集中刷新:
集中刷新是在规定的一个刷新周期内对全部存储单元集中一段时间逐行进行刷新,此刻必须停止读写操作。
分散刷新:
分散刷新是指对每行存储单元的刷新分散到每个存储周期内完成。
异步刷新:
异步刷新是前两种方式的结合,它即可缩短“死时间”,又充分利用最大刷新间隔2ms的特点。
优点:
单个MOS管组成,集成度高,速度较SRAM慢,价格低,
9.Cache工作原理特点,地址映射方式及替换算法。
原理:
利用程序访问的局部性,近期用到信息存于cache。
地址映射方式:
直接映射、全相联映射、组相联映射、
替换算法:
先进先出算法(FIFO)、近期最少使用算法(LRU)、随机法。
10.主机及外设交换信息采用中断及DMA方式特点及应用场合。
中断方式:
特点:
CPU及外设并行工作,效率高
应用场合:
管理多种外设并行工作、进行实时处理、进行故障自动处理
DMA方式:
○1从数据传送看,程序中断方式靠程序传送,DMA方式靠硬件传送。
○2从CPU响应时间看,程序中断方式是在一条指令执行结束时响应,而DMA方式可在指令周期内的任一存取周期结束时响应。
○3程序中断方式有处理异常事件能力,DMA方式没有这种能力,主要用于大批数据的传送,如硬盘存取、图像处理、高速数据采集系统等,可提高数据吞吐量。
○4程序中断方式需要中断现行程序,故需保护现场;
DMA方式不中断现行程序,无须保护现场。
○5DMA的优先级比程序中断的优先级高。
高速设备如硬盘
11.I/O端口及接口的区别,I/O接口分类方法。
端口:
接口内部寄存器有I/O地址号。
一般分为数据口、命令口和状态口。
接口:
若干端口加上相应的控制电路组成。
接口分类:
按数据传送方式分串行接口和并行接口
按功能选择的灵活性分为可编程接口和不可编程接口
按通用性分为通用接口和专用接口
按数据传送的控制
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 实验 报告