D0816计算机组成原理301.docx
- 文档编号:1812924
- 上传时间:2023-05-01
- 格式:DOCX
- 页数:27
- 大小:42.14KB
D0816计算机组成原理301.docx
《D0816计算机组成原理301.docx》由会员分享,可在线阅读,更多相关《D0816计算机组成原理301.docx(27页珍藏版)》请在冰点文库上搜索。
D0816计算机组成原理301
~~01|06|2|2|
"在CPU中,跟踪后继指令地址的寄存器是。
A、指令寄存器B、程序计数器C、地址寄存器D、状态条件寄存器
AAg
~~01|06|2|2|
"微程序存放在中。
A、控制存储器B、RAMC、指令寄存器D、内存储器
~~01|03|2|2|
"下列加法器进位链中,速度最慢的是0
A、串行进位链B、并行进位链
C、组内串行,组间并行进位链D、组内并行,组间串行进位链
AAA
~~01|06|2|2|
"在同步控制方式中0
A、各指令的执行时间相同B、各指令占用的节拍数相同
C、山统一的时序信号进行定时控制D、CPU必须釆用微程序控制方式
AAC
~~01|03|2|2|
“若x(补)=1.0101,Y(补)=1.1001,用变形补码(双符号位)计算X(补)
+Y(补)后,其结果是o
A、为正数,且正确B、发生了正溢出
C、发生了负溢出D、为负数,且正确
AAC
~~01|06|2|2|
“微操作控制字段若采用分段直接编译法提供微命令,那么分段的基本原则
是o
A、分段段数越多越好B、分段段数越少越好
C、将同类操作中互斥的微命令归为一组D、将异类操作归为一组
AAC
~~01|06|2|2|
AACPU在异步控制的总线传送中,主设备是。
A、要求发送数据的设备B、要求接受数据的设备C、CPUD、申请控
制总线的设备
AAQ
~~01|03|2|2|
AASN74181是多功能ALU芯片,它可以完成。
A、16种算术运算B、16种逻辑运算
C、16种算术运算和16种逻辑运算D、加减乘除运算
AAQ
~~01|03|2|2|
“浮点加减运算步骤中存在对阶操作,其规则是o
A、将加(或减)数的阶码调整得与被加(或被减)数的阶码相同
B、将被加(或被减)数的阶码调整得与加(或减)数的阶码相同
C、将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行右移操作
D、将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行左移操作
AAQ
~~01|06|2|2|
"冯•诺依曼机工作方式的基本特点是O
A、按地址访问并顺序执行指令B、精确结果处理
C、存储器按内部地址访问D、自动工作
AAA
~~01|06|2|2|
"在微程序控制器中,机器指令和微指令的关系是,
A、每一条机器指令由一条微指令来执行
B、一条微指令曲若干条机器指令组成
C、每一条机器指令山一段用微指令组成的微程序来解释执行
D、一段微程序由一条机器指令来执行
AAC
~~01|03|2|2|
"原码乘法是
A、用原码表示操作数,然后直接相乘。
B、被乘数用原码表示,乘数取绝对值,然后相乘
C、乘数用原码表示,被乘数取绝对值,然后相乘
D、先取操作数绝对值相乘,符号位单独处理
AAQ
~~01|06|2|2|
“计算机操作的最小时间单位是o
A、时钟周期B、指令周期C、CPU周期D、微指令周期
AAA
~~01|06|2|2|
"CPU内若设置一组通用寄存器,那么通用寄存器的位数一般取决于。
A、指令字的长度B、地址寄存器的位数C、机器字长D、主存容量
AAQ
~~01|04|2|2|
“某SRAM芯片,其存储容量为1024X16位,该芯片的地址线和数据线数目
分别为o
A、10,16B、20,4C、1024,4D、1024,16
AAA
~~01|04|1|2|
AA随机存贮器即RAM是指o
A、存贮单元中所存信息是随机的。
B、存贮单元中的地址是随机的。
C、用户的程序和数据可随机的放在内存的任何地方。
D、存贮器中存取操作与时间存贮单元物理位置顺序无关。
AAQ
^01|04|1|2|
AA外存储器与内存储器相比,外存储器:
A、速度慢,容量大,成本高B、速度快,容量大,成本高
C、速度慢,容量大,成本低D、速度快,容量小,成本低
AAC
~~01|04|3|2|
“信息数字化后存储到记录媒体上,与信息存储无直接关系的是O
A、信息存储的物理机制B、信息以何种数据结构存储
C、数据的记录格式和文件格式D、计算机所配置的程序设计语言的数U
AAQ
~~01|09|3|2|
"向量中断的向量地址是。
A、通过软件查询产生B、由中断总服务程序统一产生
C、由中断源硬件提供D、山处理程序直接查表获得
AAC
~~02|05|2|2|
"若当前DS的内容为2000H,则偏移量为1000H单元的地址可表示为
A、2000H.1000HB、21000HC、2000H:
1000H0.3000H
AABC
^01|04|2|2|
"有一静态RAM芯片的地址线为A12〜AO,数据线为D7〜DO,则该存储器芯片的存储容量为。
A、2KX4位B、4KBC、8KBD、1KX4位
aac
^01|01|1|2|
“下面有关计算机各部件功能的叙述中,错误的是
A.运算器用来完成算术运算
B.存储器用来存放指令和数据
C.控制器通过执行指令来控制整个机器的运行
D.输入/出设备用来完成用户和计算机系统的信息交换
AAA
^01|01|1|2|
"主机中能对指令进行译码的部件是。
A、ALUB、运算器C、控制器D、存储器
AAC
^01|01|1|2|
"计算机硬件能够直接执行的是O
I.机器语言程序II.汇编语言程序III.硬件描述语言程序
A.仅IB.仅IIIC.仅IHID.|HIII
AAA
~~01|06|2|2|
"对计算机的软、硬件资源进行管理,是的功能。
A、操作系统B、数据库管理系统C、语言处理程序D、用户程序
AAA
^01|01|1|2|
2计算机的主要性能指标不包括O
A、基本字长B、主存容量
C、CPU釆用微程序控制方式还是组合逻辑控制方式D、运算速度
AAC
^01|01|3|2|
“假定一台计算机的主存储器最大可装机容量为4GB,按字节编址,则该存储器
的MAR应为o
A.16位B.32位C.48位D.64位
aab
~~01|02|3|2|
“计算机系统中大多采用二进制编码,以下是有关二进制编码的一些叙述:
①本符号少,故易实现②编码/计数/运算的规则简单
③与逻辑数据的对应关系简单④可读性好
在以上叙述中,哪些是讣算机系统采用二进制编码的真正原因?
A.①和②B.①和③C.①和②和③D•①和②和③和④
AAC
m|02|3|2|
"由3个“1”和5个“0”组成的8位二进制补码,能表示的最小整数是
A.-126B.-125C.-32D.-3
aab
~~01|09|2|2|
"中断屏蔽字的作用是,
A、暂停外设对主存的访问B、暂停对某些中断的响应
C、暂停对一切中断的响应D、暂停CPU对主存的访问
AAB
^01|02|1|2|
"在计算机中,普遍采用的字符编码是O
A.BCD码B.16进制C.格雷码D.ASC]【码
AAQ
^01|04|2|2|
“动态RAM芯片容量为16KX1位,要构成32K字节的RAM存贮器,需要该芯
A、4片B、8片・C、16片D、32片
AAC
rn|02|3|2|
"下列数中最小的数为O
A.(101001)2B.(52)8C.(101001)bcdD.(233)i6aac
~~01|02|2|2|
"设X=-0.1011,则(X)补为o
A.1.1011B.1.0100C.1.0101D.1.1001
aac
~~01|03|2|2|
"如果x为负数,由[x]补求卜x]补是将。
A.[x]补各值保持不变B.[x]补符号位变反,其余各位不变
C.[x]补除符号位外,各位取反,末位加1
D.[x]补连同符号位一起,各位取反,末位加1
AAQ
~~01|06|1|2|
AACPU的组成部件中不包括o
A、寄存器B、主存储器C、控制器D、运算器
AAg
~~01|03|2|2|
“在定点运算器中,无论采用双符号位还是单符号位,都必须有,一般
采用实现。
A.译码电路与非门B.编码电路或非门
C.溢出判断电路异或门D.移位电路与或非门
AAQ
~~01|04|2|2|
“用4KX8的存贮芯片,构成64KX8的存贮器,需使用多少存贮芯片,正确答
案为o
A、128片B、16片C、8片D、32片・
aab
~~02|02|3|2|
"假定编译器规定int和short型长度分别为32位和16位,执行下列C语言语
句后:
unsignedshortx=65530;
unsignedinty=x;
得到y的机器数为—o
A.00007FFAHB.0000FFFAHC.FFFF7FFFAHD.FFFFFFFAH
aab
~~01|03|3|2|
“若x=103,y=-25,则下列表达式釆用8位定点补码运算实现时,会发生溢出的是—。
A.x+yB.・x+yC・x-yD・-x-y
aac
^01|01|2|2|
"下列描述中正确的是°
A、浮点数是山阶码和尾数两部分组成,两部分都是定点小数
B、浮点数阶码为定点整数,尾数为定点小数
C、浮点数的阶码为定点小数,尾数为定点整数
D、浮点数的阶码和尾数都是定点整数
AAB
~~01|02|2|2|
“采用规格化浮点数的主要原因是。
A、可充分利用尾数部分的有效位数,使得精度尽可能高
B、可充分利用尾数部分的有效位数,以增加数的表示范圉
C、可简化浮点运算方法D、使得尾数规则好看
AAA
~~01|02|3|2|
"能发现两位错误并能纠正一位错的编码为。
A、CRC码B、海明码C、偶校验码D、奇校验码
AAB
~~01|01|2|2|
AA50多年来,计算机在提高速度、增加功能、缩小体积、降低成本和开拓应用
等方面不断发展。
下面是有关计算机近期发展趋势的看法:
A、计算机的体积更小,甚至可以像钮扣一样大小
B、计算机的速度更快,每秒可以完成儿十亿次基本运算
C、计算机的智能越来越高,它将不仅能听、能说,而且能取代人脑进行思考
D、讣算机的价格会越来越便宜
其中可能性不大的是。
A、A和BB、CC、A和CD、D
aab
~~01|06|2|2|
"在取指周期中,主要按照的内容来访问主存,以读取指令。
A.指令寄存器(IR)B.程序状态寄存器(PSW)
C.数据缓冲寄存器(MDR)D.程序计数器(PC)
AAO
~~01|06|3|2|
"取指周期访问内存所得到信息经系统总线的传送到CPU。
A.数据总线B.地址总线C.控制总线D.总线控制器
AAA
~~01|05|3|2|
"RISC的指令系统与CISC的指令系统相比,前者o(多选)
A、指令结构和功能简单,指令条数少,使用频率高
B、是定字长指令,寻址方式少而简单,大部分指令在一个时钟周期内完成
C、只有LOAD/STORE指令能访问主存,运算类指令不访存
D、通用寄存器数量大,指令操作大多在寄存器之间进行
01|04|2|2|
“动态存贮器刷新,下面哪种说法正确。
A、刷新可在CPU执行程序过程中进行
B、刷新在外电路控制下,定时刷新,但刷新时,信息不读出
C、在正常存贮器读操作时也会发生刷新,可防止刷新影响读出信息,故读操作时,应关闭电路工作。
D、刷新过程一定伴随着信息输出,无法控制,故刷新时不要进行读出操作。
AAB
~~01|04|3|2|
"用一片EPROM的芯片构成系统内存,其地址范围为FOOOOH〜FOFFFH,无地址重叠,该内存的存储容量为o
A、2KBB、4KBC、8KBD、16KB
aab
~~01|06|3|2|
"不同工作速度的设备之间进行信息交换。
A、必须采用异步控制B、必须采用同步控制C、既可以釆用同步控制,
也可以采用异步控制D、不能用时钟周期提供时间划分基准
AAC
~~01|05|1|2|
"在存储器堆栈中,若堆栈从地址大的位置向地址小的位置生成,栈底地址为A,SP初值为A+1,则堆栈压栈操作是。
A、将SP值加1,然后将数据写入堆栈
B、将SP的值减1,然后将数据写入堆栈
C、向SP所指的存储单元写入数据
D、向栈底A单元写入数据
~~02|05|3|2|
M堆栈操作时,段地址由—寄存器指出,段内偏移量山寄存器指出。
A、CSB、DSC、SSD、ESE、DIF.SIG、SPH、BPAACG
rn|06|2|2|
AACPU内部总线是指o
A、连接系统内各部件的总线B、连接CPU内的各寄存器与ALU部件的总线
C、CPU内IR寄存器与译码器之间的连线D、部件内总线
AAB
~~01|06|2|2|
"在存贮器读周期时,根据程序计数器PC提供的有效地址,使用从内存中取出。
A、操作数B、操作数地址C、转移地址D、操作码
AAD
^01|01|1|2|
"控制器、运算器和存储器合起来一般称为。
A、I/O部件B、内存储器C、外存储器D、主机
m|03|3|2|
"基本的运算器组织包含的逻辑组成有。
(多选)
A、实现基本算术、逻辑运算功能的ALU
B、提供操作数和暂存结果的寄存器组
D、内部数据总线和局部控制电路
C、有关的判别逻辑
01|06|3|2|
“下叙述中,正确的是o(多选)
A.同一个CPU周期中,可以并行执行的微操作叫相容性微操作
B、同一个CPU周期中,不可以并行执行的微操作叫相容性微操作
AAAD
^01|01|3|2|
"将一部分系统软件存入ROM中供调用,通常称。
A、软件硕化B、软件固化C、控制存储器D、硬件
AAB
~~01|05|2|2|
"从设计者角度看,硬件与软件之间的界面是。
A、操作系统B、语言处理程序C、指令系统D、输入输出系统
AAC
~~01|04|2|2|
"双端口存储器在情况下会发生读/写冲突
A.左右端口的地址码不同B.左右端口的地址码相同
C.左右端口的数据码相同D.左右端口的数据码不同
AAB
~~01|04|2|2|
“假设某计算机的存储系统曲Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是°
A.5%B.9.5%C.50%D.95%
~~01|08|2|2|
"有关中断的论述不正确的是。
A、CPU及I/O设备可实现并行工作,但设备之间不可并行工作
B、可以实现多道程序、分时操作、实时操作等
C、对高速外设(如磁盘)采用中断可能引起数据丢失
D、计算机的中断源可来自主机,也可来自外设
AAA
~~01|02|2|2|
“若浮点数尾数的真值为M,尾数的基数为2,则判断一个浮点数是规格化的浮点数的条件是o
A、M的绝对值大于0.5而小于1B、M的绝对值大于等于0.5而小于1
C、M的绝对值大于(l-2exp(-n))而小于1
D、M的绝对值大于2exp(-n)而小于1
AAB
~~01|02|2|2|
M若X的补码等于11111111,则X的原码。
A、10000001B、00000001C、-255D、+255
AAArn|02|2|2|
D、101000011.11
"若八进制数为503.3,则相应的二进制数为。
A、1010011.011B、101011.011C、1010000.011
aac
rn|02|2|2|
“若一个数的BCD码为0100010010010100,则相应的十进制数为
A、8928B、8924C、4494D、8921
~~01|02|2|2|
“浮点数的表示范围和精度取决于。
A、阶码的位数和尾数的位数B、阶码采用的编码和尾数的位数
C、阶码采用的编码和尾数采用的编码D、阶码的位数和尾数采用的编码
AAA
^01|02|2|2|
"若十六进制数为D5.6,则相应的二进制数为。
A、11010101.0110B、1101101.110C、11010101.110D、1101101.0110
AAA
~~01|08|2|2|
"在中断响应过程中,保护程序计数器PC的作用是C
A、使CPU能找到中断处理程序的入口地址
B、使中断返回时,能回到断点处继续原程序的执行
C、使CPU和外部设备能并行工作D、为了实现中断嵌套
AAB
m|02|3|2|
"在标准ASCII字符集中,一个字符的编码占用。
A、4个字节B、2个字节C、1个字节D、7bitaad
~~01|02|2|2|
“32个汉字的机内码需要o
A、16字节B、32字节C、64字节D、8字节
AAC
~~01|04|3|2|
“某计算机Cache的容量为128KB,块大小为16字节,釆用8路组相联映射方
式,则字节地址1234567H的单元调入该Cache后,其Tag为。
A.1234HB.2468HC.048DHD.12345H
aac
m|02|2|2|
"在大量数据传送中常用且有效的检验法是,
A、海明码校验B、偶校验C、奇校验D、CRC校验
"01|04|3|2|
"设有一主存-Cache层次的存储器,其主存容量为1MB,Cache容量为16KB,
每字块为8个字,每字32位,采用直接地址映像方式,若主存地址为35301H,
且CPU访问Cache命中,则该主存块在Cache的第字块中(Cache起始字
块为第0字块)。
A.152B.153C.154D.151
AAAm|07|2|2|
"采用虚拟存储器的主要目的是。
A.提高主存储器的存取速度B.提高外存储器的存取速度
C.扩大主存储器的存储空间,并能进行自动管理和调度
D.扩大外存储器的存储空间
AAC
^01|02|1|2|
八八若X=—121/512,则X的补码为
A、1.001111001B、1.110000111C、1.1111001D、1.110000110
01|02|3|2|
"在CRC校验中,接收端检查出某一位数据错后,纠正的方法是
A、请求重新发送
C、通过余数的值山接收端自行纠正
B、删除数据
D、以上均可以
AAD
~~01|02|2|2|
"若数据0的机器数表示有两种形式,则该机器数编码O
A、只能是原码B、只能是反码C、是补码D、是原码或反码
AAQ
~~01|02|2|2|
M若二进制数为1010111.11,则相应的十进制数为。
A、87.75B、87.55C、85.55D、85.75
AAA
~~01|02|2|2|
"若要表示任一三位长的十进制数,则它的BCD码需要的二进制位数是
A、9位B、10位C、11位D、12位
AAQ
~~01|05|2|2|
"采用多种寻址方式的目的主要是。
A.实现存储程序和程序控制B.可直接访问外存
C.缩短指令长度,扩大寻址空间,提供编程灵活性
D.提供扩展操作码的可能并降低指令译码的难度
AAQ
~~01|05|2|2|
“下列叙述中不能反映RISC特征的是。
A.选取使用频率低的一些复杂指令,指令条数多B.指令长度固定
C.指令格式少D.设置大量通用寄存器
AAA
~~01|02|2|2|
"在指令格式中,采用扩展操作码设计方案的日的是,
A.减少指令字长度B.增加指令字长度
C.保持指令字长度不变而增加指令操作的数量
D.保持指令字长度不变而增加寻址空间
AAQ
~~01|02|1|2|
"十进制整数转换为二进制整数采用。
A、除基取余法B、乘基取整法C、按权相加法D、逐次除基相加法
AAA
~~01|02|2|2|
“若浮点数尾数采用双符号位,补码表示,阶码以2为底,则下列属于规格化的数是o
A、11.0110111B、11.1010101C、00.0101101D、00.0000001
AAA
~~01|05|3|2|
"设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量,用补码表示。
每当CPU从存储器取出一个字节时,即自动完成(PC)+—>PC。
若当前PC值为2000H,2000H处的指令为JMP*-9(*为相对寻址特征),则执行完这条指令后,PC值为o
A.1FF7HB.1FFF8HC.1FF9HD.1FFAH
aac
^01|02|1|2|
M在浮点数编码表示中在机器数中不出现,是隐含的。
A、阶码B、符号C、尾数D、基数
AAD
~~01|02|2|2|
m若数的移码为8位,当X=-1101101时,则X的移码为
A、0010011B、00010011C、10010011D、10011
aab
~~01|02|2|2|
"在通用计算机指令系统的二地址指令中,操作数的物理位置可安排在。
I.一个主存单元和缓冲存储器II.两个数据寄存器
III.一个主存单元和一个数据寄存器IV.—个数据寄存器和一个控制存储器
V.—个主存单元和一个外存单元
A.II、III和IVB.ll、IIIC・l、II和IIID.I、II、山和IV
aab
rn|02|2|2|
"在规格化浮点表示中,保持其他方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围O
A、增大B、减少C、不变D、以上都不对
AAC
^01|02|1|2|
"通常用移码来表示浮点数的阶码,其主要原因是,
A、移码是整数B、好用来比较两个数阶码的大小
C、移码表示比补码表示简单D、移码和补码符号位相反
~~01|02|2|2|
"在计算机中,表示地址常用。
A、带符号数B、定点整数C、定点小数D、无符号整数
AAQ
~~01|02|2|2|
"偏移寻址通过将某个寄存器内容与一个形式地址而成有效地址。
下列寻址方式中,不属于偏移寻址方式的是o
A.间接寻址B.基址寻址C.相对寻址D.变址寻址
AAA
~~01|02|2|2|
"关于ASCII编码的正确描述是。
A、使用8位二进制代码,最右边一位为1
B、使用8位二进制代码,最左边一位为0
C、使用8位二进制代码,最右边一位为0
D、使用8位二进制代码,最左边一位为I
AAB
~~01|02|1|2|
"下列关于RISC的叙述中,错误的是o
A.RISC普遍采用微程序控制器
B.RISC大多数指令在一个时钟周期内完成
C.RISC的内部通用寄存器数量相对CISC多
D.RISC的指令数、寻址方式和指令格式种类相对CIS
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- D0816 计算机 组成 原理 301