电子科技大学微机原理复试试题题库.docx
- 文档编号:4048978
- 上传时间:2023-05-06
- 格式:DOCX
- 页数:104
- 大小:86.57KB
电子科技大学微机原理复试试题题库.docx
《电子科技大学微机原理复试试题题库.docx》由会员分享,可在线阅读,更多相关《电子科技大学微机原理复试试题题库.docx(104页珍藏版)》请在冰点文库上搜索。
电子科技大学微机原理复试试题题库
电子科技大学微机原理复试试题
微机原理第一章练习题及解
一:
单项选择题
●若二进制数为010111.101,则该数的十进制表示为(B)。
A:
23.5B:
23.625
C:
23.75D:
23.5125
●若无符号二进制数为11000110,则该数的十进制表示为(A)。
A:
198B:
70
C:
126D:
49
●十进制数81的8421BCD码为(A)。
A:
81HB:
51H
C:
18HD:
15H
●11000110为二进制原码,该数的真值为(A)。
A:
-70B:
+70
C:
-198D:
+198
●11000110为二进制补码,该数的真值为(D)。
A:
+198B:
-198
C:
+58D:
-58
●01000110为二进制补码,该数的真值为(A)。
A:
+70B:
-70
C:
+58D:
-58
●字符A的ASCII码为41H,字符a的ASCII码为(C)。
A:
41HB:
42H
C:
61HD:
62H
●字符A的ASCII码为41H,字符B的ASCII码为(B)。
A:
41HB:
42H
C:
61HD:
62H
●字符9的ASCII码为(C)。
因为9与A之间有7个字符
A:
09HB:
9
C:
39HD:
99
●8位二进制数的原码表值范围为(C)。
A:
0~255B:
-128~+127
C:
-127~+127D:
-128~+128
●8位二进制数的反码表值范围为(C)。
A:
0~255B:
-128~+127
C:
-127~+127D:
-128~+128
●8位二进制数的补码表值范围为(B)。
A:
0~255B:
-128~+127
C:
-127~+127D:
-128~+128
●8位二进制数的无符号数表值范围为(A)。
即无符号位
A:
0~255B:
-128~+127
C:
-127~+127D:
-128~+128
●n+1位符号数X的原码表值范围为(A)。
A:
-2n<X<2nB:
-2n≤X≤2n
C:
-2n≤X<2nD:
-2n<X≤2n
●n+1位符号数X的补码表值范围为(C)。
A:
-2n<X<2nB:
-2n≤X≤2n
C:
-2n≤X<2nD:
-2n<X≤2n
●电子计算机处理信息用二进制表示的原因是(C)。
一般电子器件只有开关两种状态
A:
节约电子元件B:
运算速度更快
C:
电子器件的性能D:
处理信息更方便
●PC微机应用最广泛的领域是(B)。
A:
科学与工程运算B:
数据处理与办公自动化
C:
辅导设计与制造D:
信息采集与自动控制
●电子计算机遵循“存储程序”的概念,最早提出它的是(B)。
A:
巴贝奇B:
冯.诺伊曼
C:
帕斯卡D:
贝尔
●决定计算机主要性能的是(A)。
A:
中央处理器(CPU)B:
整机功耗
C:
存储容量D:
整机价格
●冯·诺依曼计算机的基本特点是(B)。
A:
多指令流单数据流B:
按地址访问并顺序执行指令
C:
堆栈操作D:
存储器按内容选择地址
●程序计数器PC的作用是(A)。
A:
保存将要执行的下一条指令的地址B:
保存CPU要访问的内存单元地址
C:
保存运算器运算结果内容D:
保存正在执行的一条指令
●完整的计算机系统应包括(D)。
A:
运算器、控制器、存储器B:
主机和应用程序
C:
主机和外部设备D:
硬件设备和软件系统
●存放待执行指令所在地址的是(B)。
A:
指令寄存器B:
程序计数器(PC)
C:
数据寄存器D:
地址寄存器
●计算机的软件系统由(B)组成。
A:
操作系统和文件管理软件B:
系统软件和应用软件
C:
操作系统和应用软件D:
操作系统和系统软件
●计算机中运算器的主要功能是(B)。
A:
算术运算B:
算术和逻辑运算
C:
逻辑运算D:
定点和浮点运算
●计算机能自动地连续进行数据处理,主要原因是(D)。
A:
采用了开关电路B:
采用了半导体器件
C:
采用了二进制D:
采用了存储指令、控制指令运行的方法
●下面关于微处理器的叙述中,不正确的是(B)。
A:
微处理器通常由单片集成电路制成
B:
微处理器具有运算和控制功能,但无存储功能
C:
Pentium是PC机中应用最广泛的微处理器
D:
Intel公司是研制和生产微处理器的知名公司
●20年来微处理器发展迅速,下面最准确的叙述是(D)。
A:
微处理器的集成度越高则功能越强
B:
微处理器的主频越高则速度越快
C:
微处理器的操作越来越简单方便
D:
微处理器的性价比越来越高
●计算机中数据总线驱动电路使用的基本逻辑单元是(B)。
A:
非门B:
三态门
C:
触发器D:
译码器
●运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为(D)。
A:
最高位有进位则产生溢出
B:
相加结果的符号位为0则产生溢出
C:
相加结果的符号位为1则产生溢出
D:
相加结果的符号位与两同号加数的符号位相反则产生溢出
●计算机使用总线结构的优点是(C)。
A:
减少信息传送的数量B:
提高信息传送速度
C:
减少信息传送线的数量D:
以上都是优点
●计算机使用总线结构的缺点是(C)。
A:
信息传送的速度减慢B:
数据、地址、控制信息不能同时出现
C:
两个同类信息不能同时出现D:
数据、地址信息不能同时出现
●计算机硬件逻辑主要由CPU、内存、外存、I/O设备和(B)组成。
A:
运算器B:
三总线
C:
显示器D:
键盘
●MIPS用来描述计算机的运算速度,含义是(B)。
A:
每秒处理百万个字符B:
每分钟处理百万个字符
C:
每秒执行百万条指令D:
每分钟执行百万条指令
二:
填空题
●计算机时钟脉冲的频率称为(主频),它的倒数称为(时钟周期)。
●冯.诺依曼原理是基于(程序存储)和(程序控制)。
●计算机中的总线包括(地址总线)、(数据总线)和(控制总线)。
●CPU有(运算器)、(控制器)、(寄存器)和(接口单元)。
●计算机硬件系统由(CPU)、(存储器)和(I/O接口)组成。
●计算机系统由(硬件)系统和(软件)系统两大部分组成。
●CPU的字长与(数据线宽度)有关;寻址空间与(地址线宽度)有关。
●若CPU的数据线宽度为8位,则它的字长为(8)位;地址线宽度为16位,则它的寻址空间为(64K)。
●计算机语言分为(机器)语言、(汇编)语言和(高级)语言。
●计算机软件分为(系统)软件和(应用)软件两大类。
●将源程序翻译为目标程序的语言处理程序有(汇编)程序、(解释)程序和(编译)程序。
●指令通常包含(操作码)和(操作数)两部分;不同功能指令的有序集合称为(程序)。
●正数的原、反、补码(相同);负数的原、反、补码(不同)。
●十进制数17的二进制数表示为(00010001B)。
●十六进制数17H的二进制数表示为(00010111B)。
●十进制符号数+5在计算机中的8位二进制补码表示为(00000101)。
●十进制符号数-5在计算机中的8位二进制补码表示为(11111011)。
●机内符号数01111000的真值为(+120);机内符号数11111000的真值为(-8)。
●计算机处理小数有(定点)表示法和(浮点)表示法。
●在小数的定点表示中有(纯小数)表示和(纯整数)表示。
●基本ASCII码为(7)位编码,共(128)个码值;含(32)个控制码和(94)个符号码。
●字符A的ASCII码值为41H;字符a的ASCII码值为(61H);字符B的ASCII码值为(42H)。
●十进制数89的二进制表示为(01011001);十六进制表示为(59H)。
●十六进制数7BH的十进制数表示为(123);二进制表示为(01111011B)。
●8位无符号二进制数的表值范围为(0~255);16位无符号二进制数的表值范围为(0~65535)。
●8位有符号二进制数的原码表值范围为(-127~+127);反码表值范围为(-127~+127);补码表值范围为(-128~+127)。
●8位有符号二进制数为正数时,符号位b7为(0);为负数时,符号位b7为
(1)。
●汉字编码方案中,“啊”字的区位码是1601,它的国标码是(90H、81H);机内码是(B0H、A1H)。
?
三:
判断题
●英文字符的编码为一字节编码(√)。
●汉字字符的编码为一字节编码(×)。
●汉字的国标码和机内码是相同的(×)。
●8位二进制无符号数的表值范围为1~256(×)。
●8位二进制符号数原码表数范围为-127~+127(√)。
●8位二进制符号数反码表数范围为-127~+127(√)。
●8位二进制符号数补码表数范围为-127~+127(×)。
●正数的原码、补码、反码表示相同(√)。
●负数的原码、补码、反码表示相同(×)。
●符号数00101110B的补码为00101110B(√)。
●符号数10101110B的补码为11010010B(√)。
●正数的补码为它的反码加1(×)。
●负数的补码为它的反码加1(√)。
●8位二进制符号数为正数,则它的b7位为0(√)。
●用4位二进制数表示1位十进制数的编码叫BCD码(√)。
●高级语言中实型数是浮点类型的数(√)。
●CPU的寻址空间与它的数据线宽度有关(×)。
●CPU的数据线宽度越宽,它的相对运行速度越快(√)。
●寄存器和存储器都是CPU内部的存储单元(×)。
存储器不是
●程序设计中寄存器和存储器均用名寻址(×)。
存储器不用
●若存储器、I/O统一编址可用相同指令寻址(√)。
微机原理第二章练习题及解
一:
单项选择题
●8086CPU复位后,下列寄存器的值为(C)。
A:
CS=0000H、IP=0000HB:
CS=0000H、IP=FFFFH
C:
CS=FFFFH、IP=0000HD:
CS=FFFFH、IP=FFFFH
●8086CPU复位后,下列寄存器的值为(C)。
A:
CS:
IP=0000H:
0000HB:
CS:
IP=0000H:
FFFFH
C:
CS:
IP=FFFFH:
0000HD:
CS:
IP=FFFFH:
FFFFH
●当RESET信号为高电平时,寄存器初值为FFFFH的是(A)。
A:
CSB:
ESC:
IPD:
BP
●地址锁存发生在指令周期的(A)时刻。
A:
T1B:
T2C:
T3D:
T4
●8086CPU读数据操作在总线周期的(D)时刻。
A:
T1B:
T1,T2C:
T2,T3D:
T3,T4
●8086CPU写数据操作在总线周期的(D)时刻。
A:
T1B:
T2C:
T2,T3D:
T2,T3,T4
●8086与外设进行数据交换时,常会在(C)后进入等待周期。
A:
T1B:
T2C:
T3D:
T4
●计算机中数据总线驱动器采用的基本逻辑单元是(C)。
A:
反相器B:
触发器C:
三态门D:
译码器
●计算机中地址锁存器采用的基本逻辑单元是(B)。
A:
反相器B:
触发器C:
三态门D:
译码器
●计算机中地址锁存器的输出信号状态是(B)。
A:
单向双态B:
单向三态C:
双向双态D:
双向三态
●8086CPU从功能结构上看,是由(D)组成
A:
控制器和运算器B:
控制器,运算器和寄存器
C:
控制器和20位物理地址加法器D:
执行单元和总线接口单元
●执行指令IRET后弹出堆栈的寄存器先后顺序为(D)。
F:
标志位
A:
CS、IP、FB:
IP、CS、FC:
F、CS、IPD:
F、IP、CS
●下列逻辑地址中对应不同的物理地址的是(C)。
A:
0400H:
0340HB:
0420H:
0140H
C:
03E0H:
0740HD:
03C0H:
0740H
●8086CPU的控制线/BHE=0,地址线A0=0时,有(B)。
A:
从偶地址开始完成8位数据传送
B:
从偶地址开始完成16位数据传送
C:
从奇地址开始完成8位数据传送
D:
从奇地址开始完成16位数据传送
●8086CPU的控制线/BHE=1,地址线A0=0时,有(A)。
A:
从偶地址开始完成8位数据传送
B:
从偶地址开始完成16位数据传送
C:
从奇地址开始完成8位数据传送
D:
从奇地址开始完成16位数据传送
●8086CPU的控制线/BHE=0,地址线A0=1时,有(C)。
A:
从偶地址开始完成8位数据传送
B:
从偶地址开始完成16位数据传送
C:
从奇地址开始完成8位数据传送
D:
从奇地址开始完成16位数据传送
●指令队列具有(D)的作用。
A:
暂存操作数地址B:
暂存操作数
C:
暂存指令地址D:
暂存预取指令
●PC386计算机中,CPU进行算术和逻辑运算时,可处理的数据的长度为(D)。
A:
8位B:
16位C:
32位D:
都可以
●8086系统中,每个逻辑段的最多存储单元数为(C)。
A:
1MBB:
256BC:
64KBD:
根据需要而定
●下列说法中属于最小工作模式特点的是(A)。
A:
CPU提供全部的控制信号B:
由编程进行模式设定
C:
不需要8286收发器D:
需要总线控制器8288
●下列说法中属于最大工作模式特点的是(C)。
A:
M//IO引脚可直接引用B:
由编程进行模式设定
C:
需要总线控制器8288D:
适用于单一处理机系统
●包含在8086CPU芯片内部的是(A)。
A:
算术逻辑单元(ALU)B:
主存储器单元
C:
输入、输出单元D:
磁盘驱动器
●8086当前被执行的指令存放在(D)。
A:
DS:
BXB:
SS:
SP
C:
CS:
PCD:
CS:
IP
●微机系统中,主机与硬盘的数据交换用(B)方式。
A:
中断控制B:
DMA控制
C:
查询控制D:
无条件程序控制
●芯片组中北桥芯片不能提供的功能是(D)。
A:
对CPU的支持B:
内存管理
C:
Cache管理D:
CPU与ISA桥的控制
●下列叙述错误的是(D)。
80286是16位增强型微处理器,386/486是32位的
A:
PC/AT机用8086CPUB:
PC/XT机用8088CPU
C:
8086CPU的寻址范围为1MBD:
80286CPU的寻址范围为32MB
●同步和异步两种传输方式比较,传送效率最高的是(C)。
A:
同步方式B:
异步方式
C:
同步和异步方式效率相同D:
无法比较
●8086中,存储器物理地址形成算法是(B)。
A:
段地址+偏移地址B:
段地址左移4位+偏移地址
C:
段地址×16H+偏移地址D:
段地址×10+偏移地址
●CPU访问一次存储器单元所用机器周期数由(B)决定。
A:
读取指令字节的最短时间B:
读取数据字节的最长时间
C:
读取数据字节的平均时间D:
写入数据字节的平均时间
●8086系统中外设请求总线控制权是通过控制线(C)。
A:
NMIB:
TESTC:
HOLDD:
INTR
●堆栈存储器存取数据的方式是(C)。
A:
先进先出B:
随机存取C:
先进后出D:
都可以
●8086系统中,一个栈可用的最大存储空间是(B)。
A:
IMBB:
64KB
C:
由SP初值决定D:
由SS初值决定
●存储字长是指(B)。
A:
存储单元中二进制代码组合B:
存储单元中二进制代码个数
C:
存储单元的个数D:
以上都是
●8086中,关于总线的叙述,错误的是(D)。
A:
数据总线中信息流是双向的B:
地址总线中信息流是单向的
C:
控制总线中信息流是独立的D:
以上叙述都不对
●8086的空闲周期Tt发生在(D)。
A:
T1后B:
T2后C:
T3后D:
T4后
●8086CPU中,控制线/RD和/WR的作用是(C)。
A:
数据收发器方向控制B:
存储器存取操作控制
C:
存储器片选控制D:
地址/数据线分离控制
●8086CPU中,控制线DT//R的作用是(A)。
A:
数据总线收发器方向控制B:
存储器存取操作控制
C:
数据总线收发器有效控制D:
地址/数据线分离控制
●8086CPU中,控制线ALE的作用是(D)。
A:
数据总线收发器方向控制B:
存储器存取操作控制
C:
数据总线收发器有效控制D:
地址/数据线分离控制
●8086CPU中,控制线/DEN的作用是(C)。
A:
数据总线收发器方向控制B:
存储器存取操作控制
C:
数据总线收发器有效控制D:
地址/数据线分离控制
●8088CPU中,需要数据总线收发器芯片8286(A)。
A:
1片B:
2片C:
8片D:
16片
●8086CPU中,需要数据总线收发器芯片8286(B)。
A:
1片B:
2片C:
8片D:
16片
●8088CPU中,需要地址锁存器芯片8288(C)。
A:
1片B:
2片C:
3片D:
4片
●8086CPU中,需要地址锁存器芯片8288(C)。
A:
1片B:
2片C:
3片D:
4片
●8086CPU中,确定下一条指令的物理地址的算术表达式为(A)。
A:
CS×16+IPB:
DS×16+SI
C:
SS×16+SPD:
ES×16+DI
●若某CPU具有64GB的寻址能力,则该CPU的地址总线宽度为(B)。
A:
64B:
36C:
32D:
24
●当8086与外设交换数据时,常会在(C)进入等待周期Tw。
A:
T1与T2之间B:
T2与T3之间
C:
T3与T4之间D:
T4与T1之间
●若寄存器中的数左移2位且无溢出,则新数值是原数值的(C)。
A:
1倍B:
2倍C:
4倍D:
8倍
●若寄存器中的数右移1位且无1数移出,则新数值是原数值的(B)。
A:
一倍B:
1/2倍C:
1/4倍D:
1/8倍
●8086CPU有(C)个16位的通用寄存器。
A:
2B:
4C:
8D:
16
●8086CPU有(C)个8位的通用寄存器。
A:
2B:
4C:
8D:
16
●8086CPU有(B)个16位的段寄存器。
A:
2B:
4C:
8D:
16
●8086CPU共有(D)个16位寄存器。
A:
4B:
8C:
10D:
14
●8086CPU能够直接执行的语言是(B)。
A:
汇编语言B:
机器语言C:
C语言D:
JAVA语言
●8086CPU响应可屏蔽中断后,不能自动执行的是(A)。
A:
保存所有寄存器中的内容B:
保存指令指针寄存器IP中的内容
C:
保存状态寄存器F中的内容D:
不能响应较低级别的中断
●在计算机中,字节的英文名字是(B)。
A:
bitB:
byteC:
boutD:
bps
●Pentium芯片有8KB指令Cache和数据Cache,作用是(C)。
A:
弥补外存容量不足B:
弥补主存容量不足
C:
加快指令执行速度D:
对外存和主存进行管理
●在DMA方式下,CPU与总线的关系是(C)。
A:
CPU只能控制地址总线B:
CPU只能控制数据总线
C:
CPU与总线为隔离状态D:
CPU与总线为短接状态
●80486CPU与80386CPU比较,内部增加的功能部件是(C)。
A:
分段部件和分页部件B:
预取部件和译码部件
C:
Cache部件和浮点运算部件D:
执行部件和总线接口部件
●8086CPU中,时间周期、指令周期和总线周期的费时长短的排列是(C)。
A:
时间周期>指令周期>总线周期B:
时间周期>总线周期>指令周期
C:
指令周期>总线周期>时间周期D:
总线周期>指令周期>时间周期
●16个字数据存储区的首址为70A0H:
DDF6H,末字单元的物理地址为(C)。
A:
7E7F6HB:
7E816HC:
7E814HD:
7E7F8H
●8个字节数据存储区的首址为70A0H:
DDF6H,末字节单元的物理地址为(D)。
A:
7E7F6HB:
7E7FEHC:
7E714HD:
7E7FDH
●CPU对存储器访问时,地址线和数据线的有效时间关系为(B)。
A:
同时有效B:
地址线先有效
C:
数据线先有效D:
同时无效
●8086CPU由两部分组成,即执行单元和(B)。
A:
运算器单元B:
总线接口单元
C:
寄存器单元D:
控制器
●Pentium微处理器的内部数据宽度为(B)。
32位数据线和32位地址线
A:
16位B:
32位C:
36位D:
64位
●Pentium微处理器中共有(B)段寄存器。
A:
4个B:
6个C:
8个D:
7个
●Pentium4与80486DX相比,其特点是(D)。
A:
有浮点处理功能B:
有Cache存储器
C:
内部数据总线为32位D:
外部数据总线为64位
●Pentium4微处理器物理地址的最大存储空间是(B)。
有32位地址线
A:
256MBB:
4GBC:
64GBD:
64TB
●Pentium4微处理器可寻址的最大存储空间是(C)。
A:
256MBB:
4GBC:
64GBD:
64TB
●Pentium微处理器的内部数据宽度是(B)。
A:
16位B:
32位C:
36位D:
64位
●Pentium微处理器中共有几个段寄存器(C)。
A:
4个B:
5个C:
6D:
7个
●Pentium微处理器进行存储器读写操作时,时钟周期T1完成(B)操作。
A:
读写控制信号为高电平B:
发送存储器地址
C:
读操作码D:
读操作数
二:
填空题
●某存储器单元的实际地址为2BC60H,若该存储器单元所在段首地址为2AF0H,
则该存储器单元的段内偏移地址为(0D60H)。
●PC/XT微机开机时,第一条执行的指令存放地址为(FFFF0H)。
●8086CPU复位后,寄存器CS中的值为(0FFFFH)、IP中的值为(0000H)、DS中的值为(0000H)。
●8086执行部件EU中的控制单元从(指令队列缓冲器)中取指令。
●8086总线接口部件BIU中的指令队列缓冲器经总线从(存储器)中取指令。
●一数据类型为字的数据8BF0H存放在存储器偶地址单元处,完成16位数据读取需
总线周期数为(1个)。
●一数据类型为字的数据8BF0H存放在存储器奇地址单元处,完成16位数据读取需
总线周期数为(2个)。
●三态门有三种输出状态,即高电平、低电平和(高阻态)。
●从地址/数据复用线中分离出地址信息
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子科技大学 微机 原理 复试 试题 题库