数字集成电路实验指导书Word文件下载.docx
- 文档编号:7989326
- 上传时间:2023-05-09
- 格式:DOCX
- 页数:13
- 大小:224.14KB
数字集成电路实验指导书Word文件下载.docx
《数字集成电路实验指导书Word文件下载.docx》由会员分享,可在线阅读,更多相关《数字集成电路实验指导书Word文件下载.docx(13页珍藏版)》请在冰点文库上搜索。
译码器74155的芯片如下图所示,
逻辑函数式:
表1.译码器74155真值表
使能
控制
输入
输出
1C
BA
1Y01Y11Y21Y3
1
X
XX
1111
00
0111
01
1011
10
1101
11
1110
三、实验步骤
(1)在pspice中,启动Place/Part命令,出现下图所示的选择框,输入74155,点击OK。
(2)控制端1C设置为高电平,使能端
设置为低电平。
在pspice中,高低电平要用专门的符号来设置,启动Place/Ground命令,出现下图所示的选择框,在SOURE库中取“$D_HI”符号,即为接入高电平,取“$D_LO”符号,接到电路的输入端,即为接入低电平。
(2)设置输入信号AB
启动Place/Part命令,出现下图所示的选择框,输入DigClock。
通过设置时钟信号源参数调整方波的周期可占空比。
设置输入信号A的ONTIME和OFFTIME为0.5ms。
设置输入信号B的ONTIME和OFFTIME为1ms
时钟信号源有5个周期参数要设置:
在一个周期内,低电平状态的持续时间:
在一个周期内,低电平状态的持续时间。
ONTIME:
在一个周期内,高电平状态的持续时间
OFFTIME:
在一个周期内,低电平状态的持续时间
DELAY:
延时
STARTVAL:
时钟信号的初值,在时间延时范围内,信号值由初值决定。
OPPVAL:
时钟高电平状态
在设置时钟信号时,一般只需要设置OFFTIME和ONTIME
方法:
双击ONTIME出现下图对话框,设置为0.5ms.同理,设置OFFTIME为0.5ms。
(3)启动Pspice仿真,查看Y0到Y3的结果
四、实验报告
1.画出实验电路图,整理实验数据填入逻辑状态表中。
2.交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。
实验2组合逻辑电路
一、实验目的
1.理解组合逻辑电路逻辑功能。
2.掌握组合逻辑电路设计方法。
二、实验原理
组合逻辑电路简称组合电路,组合电路的特点是任意时刻电路输出的逻辑状态仅仅由此刻电路的输入状态决定,而与电路过去的状态无关。
组合逻辑电路在电路结构上完全由逻辑门构成,并且没有输出对输入的反馈和存储电路。
组合逻辑电路的输入、输出信号可能有一个或多个,可以用下图所示的框图形式表示。
图中,
表示输入信号,
表示输出信号。
根据组合电路的特性,输出信号与输入信号之间的关系可以表示成如下的输出函数:
由于实际的门电路具有延时特性,所以要求组合电路的所有输入信号,在它们到达输出之前,必须保持不变。
组合电路的输入信号可以是原变量也可以是反变量,要依具体电路和题目而定。
三、实验内容及步骤
(1)已知组合逻辑电路图如下所示,选用与门7408、非门7404或门7432连接电路,测试输入、输出端的逻辑状态,填入表1中。
表1真值表
A
B
C
Y
四、实验步骤
(1)在pspice中绘制原理图
(2)添加输入信号源,分别设置3个激励源的周期为0.5us,1us和2us,占空比为1的方波信号,
(3)模拟仿真,并用Probe模块来观察各个节点数字信号随时间的变化规律,填写表1。
五、实验报告
2.交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。
实验3半加器
1.理解半加器、全加器的逻辑功能。
2.掌握半加器和全加器的设计方法。
如果不考虑来自低位的进位,将两个一位二进制数进行相加得到和及进位的电路称为半加器。
其中A、B是两个加数,S是和,C是进位。
由功能表可以得到如下逻辑表达式:
分别选用与非门74LS00以及与非门74LS00结合异或门74LS86两种方法设计半加器电路,连接电路,测试输入、输出端的逻辑状态,填入下表中。
2.半加器的设计,要求列出真值表,写出逻辑表达式,画出逻辑图,并将验证结果填入表中。
3.交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。
实验4全加器
1.理解全加器的逻辑功能。
2.掌握全加器的设计方法。
能将两个一位二进制数相加并考虑低位来的进位和向高位进位的逻辑电路称为全加器。
全加器功能如表1所示,表中CI为低位来的进位,A、B是两个加数,S是本位全加和,CO是向高位的进位。
表1全加器功能表
输入
输出
CIAB
SCO
000
001
010
011
100
101
110
111
从功能表可得到如下表达式:
化简后:
选用异或门74LS86和与非门74LS00设计一个全加器,连接电路,测试输入、输出端的逻辑状态,填入下表中。
2.全加器的设计,要求列出真值表,写出逻辑表达式,画出逻辑图,并将验证结果填入表中。
实验5三进制计数器
1.理解计数器的逻辑功能。
2.掌握计数器的设计方法。
根据给定时序电路逻辑功能的要求,设计出实现该功能的逻辑电路图,并力求最简。
对时序逻辑电路的设计,目前还没有一套完全成熟的方法,需要不断积累经验,逐步完善。
同步时序逻辑电路的设计过程与分析过程相反,一般可按如下步骤进行:
①从实际问题着手,建立状态图和状态表:
由给定的实际问题确定输入变量、输出变量及状态,并分析输入、输出变量和状态之间的关系。
在分析的基础上,画出状态图或列出原状态表。
②状态化简:
为了保证逻辑功能的正确性,由实际问题构造的状态图或状态表没有严格要求状态数最少,一般会产生多余的状态。
状态数直接决定着电路的造价和复杂程度,因此需要进行状态化简。
状态化简的核心是识别等价状态。
若两个状态在相同的输入下有相同的输出和次态,则这两个状态是等价状态。
状态化简就是将等价状态合并,使状态数最少。
③决定使用触发器的数目、类型和状态编码:
首先确定触发器数目,触发器数目n与状态数M之间有如下关系:
其次确定触发器输出的二进制编码与状态之间的对应关系,这种关系称为状态编码。
因为n个触发器的输出编码有2n种,状态有M≤2n种,所以触发器输出编码与状态之间的对应关系不是唯一的。
最后根据电路中触发器种类最少和市场供货情况确定触发器类型。
④由状态表求出电路的状态方程、驱动方程和输出方程:
从具有状态编码的状态表中分离出次态卡诺图和输出卡诺图,再由次态卡诺图依据触发器特性方程得到驱动方程。
由输出卡诺图得到输出方程,或依据触发器驱动表直接由状态表分离出驱动卡诺图,得到驱动方程。
⑤检查能否自启动:
⑥画出满足逻辑功能要求的逻辑图。
选用两片JK触发器7473设计一个三进制计数器。
(1)在pspice中,启动Place/Part命令,输入7473,选取两片JK触发器7473,并连线画出原理图。
(2)启动Place/Part命令,出现下图所示的选择框,输入DigClock。
(3)启动Place/Ground命令,在SOURE库中取“$D_HI”符号,即为接入高电平。
(4)启动Pspice仿真,查看d0,d1的输出结果。
1.画出实验电路图,整理实验数据。
实验6555多谐振荡器
1.理解555多谐振荡器的逻辑功能。
2.掌握555多谐振荡器的设计方法。
多谐振荡器是能产生矩形脉冲波的自激振荡器。
由于矩形波中除基波外,包含许多高次谐波,因此这类振荡器被称为多谐振荡器。
多谐振荡器一旦振荡起来,电路没有稳态,只有两个暂稳态进行交替变化,输出矩形波脉冲信号,因此它又被称作无稳态电路。
用555定时器能方便地构成多谐振荡器,如图1所示。
RA、RB和C是外接定时元件,定时器的高电平触发端(6脚)和低电平触发端(2脚)并联在一起接电容C与电阻RB的连接点上,放电三极管的集电极(7脚)连接到电阻RA和RB的连接点上。
图1由555定时器构成的多谐振荡器
(1)在pspice中,启动Place/Part命令,单击AddLibrary,添加anl_misc.olb库,输入555B,选出555定时器,并按照下图连接电路。
(2)进行瞬态分析
(3)对电路进行仿真,并观测输入端d,c和输出o点的电压波形。
并分析原理过程。
(4)计算充电和放电的理论值,并与仿真结果值进行比较分析。
实验七电压比较器
1.理解电压比较器的逻辑功能。
电压比较器可以看作是放大倍数接近“无穷大”的运算放大器。
电压比较器的功能:
比较两个电压的大小(用输出电压的高或低电平,表示两个输入电压的大小关系):
当“+”输入端电压高于“-”输入端时,电压比较器输出为高电平;
当“+”输入端电压低于“-”输入端时,电压比较器输出为低电平;
可工作在线性工作区和非线性工作区。
工作在线性工作区时特点是虚短,虚断;
工作在非线性工作区时特点是跳变,虚断;
由于比较器的输出只有低电平和高电平两种状态,所以其中的集成运放常工作在非线性区。
从电路结构上看,运放常处于开环状态,又是为了使比较器输出状态的转换更加快速,以提高响应速度,一般在电路中接入正反馈。
(1)在pspice中,启动Place/Part命令,单击AddLibrary,添加opamp.olb库,输入uA741,选出电压比较器,并按照下图连接电路。
(3)设置比较器输入端2的电压信号源为幅度为4v,频率1kHz的正弦波信号。
输入端3的参考电压输入端3为0v。
(4)进行瞬态分析,仿真时间设为5ms
(5)电路仿真,并观测输入正弦波电压i、参考电压j和输出电压o的波形,并分析原因。
(6)将参考电压改为3v,再次进行仿真,观察输出I,j和输入o的波形,并分析原因。
实验八Pspice最坏情况分析
1.理解数字元器件的延迟现象。
2.掌握数字电路Pspice最坏情况分析方法。
数字器件都是有延迟的,相同的器件延迟不确定。
PspiceA/D分析数字电路时,将数字信号分为5种状态,即0、1、R、F和X,其中R和F分别表示上升沿和下降沿。
任何一个R或F翻转都看作是模糊部分。
时序模糊在数字元器件之间是可以传递的,在每种基本元器件的输出端所输出的时序模糊是由输入端的时序模糊加上器件本身的延迟所决定的。
(1)在pspice中,启动Place/Part命令,选出8个反相器74LS04B,并按照下图连接电路。
(2)将激励信号设置为周期为1us的方波信号。
(3)进行瞬态分析。
(4)电路仿真。
观察输出信号VOUT1、VOUT2、VOUT3、VOUT4和输入信号的波形,并分析原因。
(5)分析输出延迟的最坏情况。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字集成电路 实验 指导书