数字逻辑真题精选.docx
- 文档编号:8823949
- 上传时间:2023-05-15
- 格式:DOCX
- 页数:17
- 大小:10.85KB
数字逻辑真题精选.docx
《数字逻辑真题精选.docx》由会员分享,可在线阅读,更多相关《数字逻辑真题精选.docx(17页珍藏版)》请在冰点文库上搜索。
数字逻辑真题精选
[单项选择题]
1、若在编码器中有50个编码对象,则要求输出二进制代码位数为()位。
A.5
B.6
C.10
D.50
参考答案:
B
[单项选择题]
2、组合逻辑电路通常由()构成。
A.门电路
B.触发器
C.计数器
D.寄存器
参考答案:
A
[单项选择题]
3、一个16选一的数据选择器,其地址输入(选择控制输入)端有()个。
A.1
B.2
C.4
D.16
参考答案:
C
[单项选择题]
4、十进制数9的8421BCD码是()
A.1011
B.1010
C.1100
D.1001
参考答案:
D
[单项选择题]
5、四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=()
A.
B.
C.
D.
参考答案:
A
[单项选择题]
6、变量ABCDE取值为10011时,某最小项的值为1,则此最小项是()
A.ABCDE
B.
C.
D.
参考答案:
C
[单项选择题]
7、在下列逻辑电路中,不是组合逻辑电路的有()
A.译码器
B.编码器
C.全加器
D.寄存器
参考答案:
D
[填空题]874LS138可以作为函数发生器,试写出下图所示的函数表达式(不需要化
简)。
参考答案:
[单项选择题]
9、下面器件中,()是易失性存储器。
A.FLASH
B.EPROM
C.DRAM
D.PROM
参考答案:
C
[单项选择题]
10、八路数据分配器,其地址输入端有()个。
A.1
B.2
C.3
D.4
E.8
参考答案:
C
[单项选择题]
11、一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲后的值是()
A.1100
B.0100
C.1101
D.0101
参考答案:
D
[单项选择题]
12、用四选一数据选择器实现函数
A.
B.
C.
D.
参考答案:
A
[填空题]13描述触发器逻辑功能函数的表达式称为()。
参考答案:
特征方程
[单项选择题]
14、下面器件中,()是非易失性存储器。
A.RAM
B.EEPROM
C.DRAM
D.SRAM
参考答案:
B
[单项选择题]
15、在下列触发器中,有约束条件的是()
A.主从JKF/F
B.主从DF/F
C.同步RSF/F(时钟脉冲)
D.边沿DF/F
参考答案:
C
[填空题]16要使时控触发D触发器直接置1,则可以采用异步置“1”的方法,即:
SDRD=()即可。
参考答案:
1.01
[判断题]
17、电平异步时序逻辑电路不允许两个或两个以上的输入同时为1。
参考答案:
错
[单项选择题]
18、下列电路中,不属于组合逻辑电路的是()
A.编码器
B.译码器
C.数据选择器
D.计数器
参考答案:
D[单项选择题]
19、一个触发器可记录一位二进制代码,它有()个稳态。
A.0
B.1
C.2
D.3
E.4
参考答案:
C
[填空题]20555定时器的最后数码为555的是()产品,为7555的是()产品。
参考答案:
TTL;CMOS
[单项选择题]
21、对于D触发器,欲使Qn+1=Qn,应使输入D=()
A.0
B.1
C.Q
D.
参考答案:
C更多内容请访问《睦霖题库》微信公众号
[判断题]
22、如果一个时序逻辑电路中的存储元件受统一时钟信号控制,则属于同步时序逻辑电路。
参考答案:
对
[单项选择题]
23、实现一个十进制的可逆计数器,至少需要()个触发器。
A.3
B.4
C.5
D.6
参考答案:
B
[填空题]24(463)8=()10
参考答案:
307[单项选择题]
25、对于JK触发器,若J=K,则可完成()触发器的逻辑功能。
A.RS
B.D
C.T
D.Tˊ
参考答案:
C
[判断题]
26、同步时序逻辑电路中的无效状态是由于状态表没有达到最简导致的。
参考答案:
错
[单项选择题]
27、十六路数据选择器的地址输入端有()个。
A.16个
B.2个
C.4个
D.8
个
参考答案:
C
[填空题]28在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为()。
参考答案:
同步计数器
[单项选择题]
29、欲使D触发器按
A.0
B.1
C.Q
D.
参考答案:
D
工作,应使输入D=()
[判断题]
30、同步时序逻辑电路设计中,状态编码采用相邻编码法是为了消除电路中的竞争。
参考答案:
错
[填空题]31(
1001010110.01001001)8421BCD=()10
参考答案:
256.49
[单项选择题]
32、32K×8位SRAM芯片,地址线和数据线分别为()条。
A.32和8
B.16和8
C.15和8
D.14和8
参考答案:
C
[单项选择题]
33、为实现将JK触发器转换为D触发器
A.
B.
C.
D.
参考答案:
A
[判断题]
34、一个不完全确定原始状态表的各最大相容类之间可能存在相同状态。
参考答案:
对
[填空题]35TTL与非门多余端的处理方法是()。
参考答案:
接高电平或悬空
[单项选择题]
36、JK触发器在CP脉冲作用下,欲使Qn+1=
A.0=J=K,则输入信号应为()
B.J=Q,K=
C.J=,K=Q
D.J=Q,K=0
参考答案:
C
[单项选择题]
37、边沿式D触发器是一种()稳态电路。
A.无
B.单
C.双
D.多
参考答案:
C
[判断题]
38、最大等效类是指含状态数目最多的等效类。
参考答案:
错
[填空题]39数字电路按照是否有记忆功能通常可分为两类:
()和时序逻辑电路。
参考答案:
组合逻辑电路
[单项选择题]
40、用2K×8的SRAM芯片,构成4K×32的存储器时,需要()片。
A.4
B.8
C.16
D.32
参考答案:
B
[单项选择题]
41、把一个五进制计数器与一个四进制计数器串联可得到()进制计数器。
A.4
B.5
C.9
D.20
参考答案:
D[判断题]
42、等效状态和相容状态均具有传递性。
参考答案:
错
[填空题]43在下列JK触发器、RS触发器、D触发器和T触发器四种触发器中,具有保持、置
1、置0和翻转功能的触发器是()
参考答案:
JK触发器
[单项选择题]
44、用n个触发器构成的计数器,可得到的最大计数模为()
A.n
B.2*n
C.2n
D.2n+1
参考答案:
C
参考解析:
用n个触发器构成计数器,可得到的最大计数长度为2n
[单项选择题]
45、同步时序电路和异步时序电路比较,其差异在于后者()
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
参考答案:
B
[判断题]
46、同步时序逻辑电路中的存储元件可以是任意类型的触发器。
参考答案:
错
[单项选择题]
47、一位8421BCD码计数器至少需要()个触发器。
A.3
B.4
C.5
D.10
参考答案:
B[单项选择题]
48、8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
参考答案:
D
[填空题]49(
DB.8)16=()2=()8=()10
参考答案:
11011011.1000;
333.4;
219.5
[判断题]
50、在组合逻辑电路中,由竞争产生的险象是一种瞬间的错误现象。
参考答案:
对
[填空题]51单稳态触发器受到外触发时进入()态。
参考答案:
暂稳
[填空题]52(8E.D)H=()D
参考答案:
142.625
[单项选择题]
53、用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器。
A.2
B.6
C.7
D.8
E.10
参考答案:
D
[判断题]
54、组合逻辑电路中的竞争是由逻辑设计错误引起的。
参考答案:
错
[判断题]
55、对于多输出组合逻辑电路,仅将各单个输出函数化为最简表达式,不一定能使整体达到最简。
参考答案:
对
[判断题]
56、设计包含无关条件的组合逻辑电路时,利用无关最小项的随意性有利于输出函数化简。
参考答案:
对
[判断题]
57、方波的占空比为
0.5。
参考答案:
对
[判断题]
58、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
参考答案:
对
[填空题]59(
1011000.001)2=()8=()16
参考答案:
130.1;
58.2
[填空题]60若用4位字长来表示,(-5)D=()原=()补
参考答案:
1.1101;
2.1011
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 精选
![提示](https://static.bingdoc.com/images/bang_tan.gif)